# Problemas resueltos de Electrónica Digital



## Felipe Machado Sánchez

Departamento de Tecnología Electrónica Universidad Rey Juan Carlos

#### Problemas resueltos de electrónica digital

Versión 1.00 creada el 31 de octubre de 2011

Felipe Machado Departamento de Tecnología Electrónica de la Universidad Rey Juan Carlos



Esta versión digital de *Problemas resueltos de electrónica digital* ha sido creada y licenciada por Felipe Machado Sánchez con una licencia de Creative Commons. Esta licencia permite los usos no comerciales de esta obra en tanto en cuanto se atribuya autoría original. Esta licencia no permite alterar, transformar o generar una obra derivada a partir de esta obra

Con esta licencia eres libre de copiar, distribuir y comunicar públicamente esta obra bajo las condiciones siguientes:

Reconocimiento: debes reconocer y citar a los autores de esta obra

No comercial: no puedes utilizar esta obra para fines comerciales

Sin obras derivadas: no puedes alterar, transformar o generar una obra derivada a partir de esta obra

Para más información sobre la licencia, visita el siguiente enlace:

http://creativecommons.org/licenses/by-nc-nd/3.0/

Esta obra está disponible en el archivo abierto de la Universidad Rey Juan Carlos:

http://eciencia.urjc.es/dspace/handle/10115/5727

http://hdl.handle.net/10115/5727

Para más información sobre los autores:

http://gtebim.es/ http://gtebim.es/~fmachado



## Índice

| Índice                                     | 3  |
|--------------------------------------------|----|
| 1. Prefacio                                | 5  |
| 2. Sistemas de numeración                  | 6  |
| 2.1. Enunciados                            |    |
| 2.2. Soluciones                            | 8  |
| 3. Sistemas de codificación                | 13 |
| 3.1. Enunciados                            |    |
| 3.2. Soluciones                            |    |
| 4. Aritmética binaria                      |    |
| 4.1. Enunciados                            |    |
| 4.2. Soluciones                            |    |
| 5. Aritmética en BCD                       |    |
| 5.1. Enunciados                            |    |
|                                            |    |
| 6. Aritmética en BCD XS-3                  |    |
| 6.1. Enunciados                            |    |
|                                            |    |
| 7. Algebra de Boole y funciones lógicas    | 33 |
| 7.1. Enunciados                            |    |
|                                            |    |
| 8. Bloques combinacionales                 |    |
| 8.2. Soluciones                            |    |
| 9. Elementos de memoria                    |    |
| 9.1. Enunciados                            |    |
| 9.2. Enunciados                            |    |
| 10. Análisis de circuitos 1                | 58 |
| 10.1. Enunciados                           |    |
| 10.2. Soluciones                           |    |
| 11. Toldo automático                       | 62 |
| 11.1. Enunciado                            |    |
| 11.2. Solución                             | 63 |
| 12. Riego automático                       | 65 |
| 12.1. Enunciado                            | 65 |
| 12.2. Solución                             | 66 |
| 13. Detector de números primos en BCD-XS-3 | 67 |
| 13.1. Enunciado                            |    |
| 13.2. Solución                             |    |
| 14. Alarma de incendios                    |    |
| 14.1. Enunciado                            |    |
| 14.2. Solución                             | 69 |
| 15. Comparador                             |    |
| 15.1. Enunciado                            |    |
| 15.2. Solución                             |    |
| 16. Comparador BCD-XS3                     |    |
| 16.1. Enunciado                            |    |
|                                            |    |
| 17. Convertidor de binario a BCD           |    |
| 17.1. Enunciado                            |    |
| 17.2. GOIDOIDI                             | 10 |

| 18. Café electrónico       8         18.1. Enunciado       8         18.2. Solución       8           | 81 |
|-------------------------------------------------------------------------------------------------------|----|
| 19. Tuberías       8         19.1. Enunciado       8         19.2. Solución       8                   | 3  |
| 20. Báscula       8         20.1. Enunciado       8         20.2. Solución       8                    | 86 |
| 21. Nivel de depósitos de agua                                                                        | 88 |
| 22. Depósitos de agua comunicados922.1. Enunciado922.2. Solución9                                     | )1 |
| 23. ALU       9         23.1. Enunciado       9         23.2. Solución       9                        | )4 |
| 24. Contador 1       9         24.1. Enunciado       9         24.2. Solución       9                 | 7  |
| 25. Contador 2       9         25.1. Enunciado       9         25.2. Solución       9                 | 9  |
| 26. Contador 3       10         26.1. Enunciado       10         26.2. Solución       10              | 3  |
| 27. Contador 4       10         27.1. Enunciado       10         27.2. Solución       10              | 9  |
| 28. Piano electrónico       11         28.1. Enunciado       11         28.2. Solución       11       | 1  |
| 29. Análisis de circuitos 2       11         29.1. Enunciado       11         29.2. Solución       11 | 6  |
| 30. Análisis de circuitos 3       11         30.1. Enunciado       11         30.2. Solución       11 | 9  |
| 31. Análisis de circuitos 4       12         31.1. Enunciado       12         31.2. Solución       12 | 21 |
| 32. Análisis de circuitos 5       12         32.1. Enunciado       12         32.2. Solución       12 | 23 |



## 1. Prefacio

En este manual se han recopilado algunos de los problemas propuestos en clase y en exámenes de la asignatura Electrónica Digital I de la titulación de Ingeniería de Telecomunicación de la Universidad Rey Juan Carlos (URJC). Los problemas tratan los sistemas de numeración y su aritmética, el álgebra de Boole, el diseño de circuitos con puertas lógicas y bloques combinacionales, el diseño de contadores y el análisis de circuitos sencillos.

Como los problemas de los sistemas de numeración y álgebra de Boole son más cortos, muchos de estos ejercicios se han agrupado en un mismo capítulo, mientras que los ejercicios más largos, que suelen combinar más de un tema, se han puesto de manera individual en un sólo capítulo.

Si quieres profundizar y aprender a implementar lo aprendido en un dispositivo programable (FPGA) puedes usar el libro *Diseño digital con Esquemáticos y FPGA*, de los autores Felipe Machado, Susana Borromeo y Norberto Malpica.

Para aprender a diseñar circuitos más complejos que incluyen máquinas de estados se puede utilizar el libro *Diseño de circuitos digitales con VHDL*. Este libro principalmente enseña a diseñar con VHDL, que es un lenguaje de descripción de hardware. Sin embargo, en sus capítulos finales incluye problemas de diseño que se propusieron en los exámenes de Electrónica Digital II. Este libro está disponible de manera gratuita en el archivo abierto de la URJC (http://hdl.handle.net/10115/4045)

Hay un último libro (*Diseño de sistems digitales con VHDL*) en donde se enseña a realizar diseños electrónicos digitales más avanzados utilizando también el VHDL y las FPGAs. De igual modo, este libro está disponible en el archivo abierto de la URJC: <a href="http://hdl.handle.net/10115/5700">http://hdl.handle.net/10115/5700</a>

Antes de empezar con el libro me gustaría agradecer a los profesores del departamento Norberto Malpica y Susana Borromeo por su colaboración en la propuesta de problemas durante los años que compartimos la asignatura y los años que me precedieron. Asimismo me gustaría agradecerles su estupenda manera de colaborar cuando hemos compartido asignaturas y proyectos.

También me gustaría agradecer a todos los integrantes del Área de Tecnología Electrónica del Departamento de Tecnología Electrónica por su interés por la docencia de calidad y por su apoyo en las tareas docentes, habiéndome permitido *perder el tiempo* en tareas docentes que no están tan reconocidas. De manera especial se lo agradezco al Director del Departamento, Juan Antonio Hernández Tamames, que nos ha dado suficiente libertad en la orientación de nuestra docencia e investigación.

Y cómo no, me gustaría agradecer a los alumnos por su interés generalizado en aprender, su buen humor y sus comentarios sobre la asignatura.

Con el fin de que este manual pueda llegar al mayor número de estudiantes y con el objetivo de generar material educativo abierto, se ha publicado este manual bajo licencia *Creative Commons* que permite copiarlo y distribuirlo. Esperamos que disfrutes de su lectura y que te ayude a aprender la base de la electrónica digital. Para ir mejorando el manual, agradeceremos la comunicación de comentarios, sugerencias y correcciones a la dirección de correo electrónico del autor.

felipe.machado@urjc.es



## 2. Sistemas de numeración

## 2.1. Enunciados

|            |     | _      |           |       |             |               |          |              |                     |          |    |
|------------|-----|--------|-----------|-------|-------------|---------------|----------|--------------|---------------------|----------|----|
| $\sim$     | 4 4 | $\sim$ |           |       | iauiantaa   | m'1100 0 40 0 | hinariaa |              | equivalentes        | an haaa  | 40 |
| _          |     |        | THI VALUE | 1119  | 2411141111  | HIHMAINS      | ninaring | nime a ene   | <u>eninvalentes</u> | en nace  |    |
| <b>८</b> . |     | . 🔾    |           | 100 0 | naaioi iloo | HUHHOLOG      | Dillaloo | Dui Oo a oao | Cadivalonico        | CII DUGC | 10 |

| a) 100110 | f) 01100110      |
|-----------|------------------|
| b) 110011 | g) 10110011      |
| c) 010111 | h) 0101,11       |
| d) 101110 | i) 1001,10       |
| e) 110111 | j) 101010110,001 |

## 2.1.2. Convertir los siguientes números decimales a sus equivalentes en binario

| a) 9           | f) 258,75  |  |
|----------------|------------|--|
|                | g) 0,75    |  |
| b) 64<br>c) 31 | h) 1,625   |  |
| d) 37          |            |  |
| e) 131         | 1) 19,3125 |  |

### 2.1.3. Convertir los siguientes números enteros hexadecimales a decimal

| a) 13 | c) 3F0  |
|-------|---------|
| b) 65 | d) doce |

## 2.1.4. Convertir los siguientes números reales hexadecimales a decimal

| a) 0,2  | c) F1,A |
|---------|---------|
| b) 12,9 | d) c8,D |

## 2.1.5. Convertir el número hexadecimal 13,4<sub>16</sub> a decimal y a binario:

a) 13,4<sub>16</sub>

## 2.1.6. Convertir los siguientes números a binario, octal y decimal

a) 3,A2<sub>16</sub> b) 1B1,9<sub>16</sub>

## 2.1.7. Convertir los siguientes números a binario (8 dígitos fraccionarios máx), octal y hexadecimal (2 dígitos fraccionarios)

a) 8,9<sub>10</sub> b) 81,1<sub>10</sub>

## 2.1.8. Convertir el siguiente número a binario, octal y decimal (éste con 5 cifras fraccionarias):

6416213A,17B<sub>16</sub>

#### 2.1.9. Convertir a base octal

a) 1101110

c) 1011001100,11

b) 1001,011

d) 1011111000,1101

### 2.1.10. Convertir el siguiente número a hexadecimal

204231,1345

## 2.1.11. Convertir los siguientes números binarios a base hexadecimal y octal

a) 1100 1110 1010 0100

- b) 1111 0010 0011 1101
- c) 1000 1001 0111 1000

### 2.1.12. Convertir los siguientes números binarios a sus equivalentes decimales

- a. 001100
- b. 000011
- c. 011100
- d 111100
- d. 111100
- e. 101010
- f. 111111

- g. 100001
- h. 111000
- i. 11110001111
- j. 11100,011
- k. 110011,10011
- 1. 1010101010,1

### 2.1.13. Convertir los siguientes números decimales a sus equivalentes binarios

- a. 64
- b. 100
- c. 111
- d. 145
- e. 255

- f. 500
- g. 34,75
- h. 25,25
- i. 27,1875
- j. 23,1

## 2.1.14. Convertir los siguientes números enteros hexadecimales en sus equivalentes decimales

- a. C
- b. 9F
- c. D52
- d. 67E
- e. ABCD

### 2.1.15. Convertir los siguientes números hexadecimales a sus equivalentes decimales

- a) F,4
- b) D3,E
- c) 111,1
- d) 888,8
- e) EBA,C

### 2.1.16. Convertir los siguientes números a base 10 y base 2

- a) AF315<sub>16</sub>
- b) 7326<sub>8</sub>

2.1.17. Convertir los números (245,625)<sub>10</sub> y (1797,223)<sub>10</sub> a binario, octal y hexadecimal

```
245,625<sub>10</sub> : 1797,223<sub>10</sub> :
```

2.1.18. Convertir el número (49403180,AF7)<sub>16</sub> a binario, octal y decimal

```
49403180,AF7<sub>16</sub>:
```

2.1.19. Dado el número X=(543,21)<sub>6</sub>, expresarlo en hexadecimal con cuatro dígitos fraccionarios y los dígitos enteros que sea necesario

2.1.20. Convertir los siguientes números de base 10 a base 2

```
a. 0,0625 : b. 43,32 : c. .51 :
```

2.1.21. Escribir el equivalente de base octal de los siguientes números en base 2

```
a. 10111100101 : b. 1101,101 : c. 1,0111 :
```

2.1.22. Calcular para las secuencias de 16 bits dadas su representación octal y hexadecimal

```
A = 0000 0110 0000 0111:

B = 0000 0000 1101 0110:

C = 1100 0001 1111 0011:

D = 1001 0000 0000 1010:
```

### 2.2. Soluciones

2.2.1. Convertir los siguientes números binarios puros a sus equivalentes en base 10

```
a) 100110: 2^5+2^2+2 = 38_{10}

b) 110011: 2^5+2^4+2+1 = 51_{10}

c) 010111: 2^4+2^2+2+1 = 23_{10}

d) 101110: 2^5+2^3+2^2+2 = 46_{10}

e) 110111: 2^5+2^4+2^2+2+1 = 55_{10}

i) 10101110: 2^8+2^6+2^4+2^2+2+2^{-3}

= 342,125_{10}
```

2.2.2. Convertir los siguientes números decimales a sus equivalentes en binario

```
a) 9 f) 258,75
```



b) 64

c) 31



d) 37



e) 131



Parte entera:



g) 0,75



h) 1,625



i) 19,3125



#### 2.2.3. Convertir los siguientes números enteros hexadecimales a decimal

a) 13 : 
$$1*16+3=19_{10}$$

c) 
$$3 \text{F0}: 3 \times 16^2 + 15 \times 16^1 = 1008_{10}$$

d) DOCE: 
$$13*16^3+12*16^1+14 = 53454_{10}$$

#### 2.2.4. Convertir los siguientes números reales hexadecimales a decimal

a) 
$$0.2 : 2 * 16^{-1} = 0.125_{10}$$

c) F1,A: 
$$15*16+1+10*16^{-1} = 241,625_{10}$$

b) 
$$12,9: 1*16+2+9*16^{-1} = 18,5625_{10}$$

d) C8,D: 
$$12*16+8+13*16^{-1} = 200,8125_{10}$$

## 2.2.5. Convertir el número hexadecimal 13,4<sub>16</sub> a decimal y a binario:

a) Hexadecimal a decimal:

$$1*16^1 + 3*16^0 + 4*16^{-1} = 19,25_{10}$$

Hexadecimal a binario: se sustituye cada cifra por su valor binario



### 2.2.6. Convertir los siguientes números a binario, octal y decimal



Hexadecimal a binario, sustituimos cada cifra por su valor binario

Binario a octal:

desde la coma agrupamos de 3 en 3 y sustituimos por su valor:

$$\frac{011}{3}, \frac{101}{5}, \frac{000}{4}, \frac{100}{4_8}$$
3,504<sub>8</sub>

hexadecimal a decimal:

$$3+10*16^{-1}+2*16^{-2} = 3,6328125_{10}$$

### b) 1B1,9<sub>16</sub>

Hexadecimal a binario:



hexadecimal a decimal:

$$1*16^2+11*16^1+1+9*16^{-1} = 433,5625_{10}$$

## 2.2.7. Convertir los siguientes números a binario (8 dígitos fraccionarios máx), octal y hexadecimal (2 dígitos fraccionarios)

1 010 001,000 110  $01_2$ : 121,062<sub>8</sub>

2.2.8. Convertir el siguiente número a binario, octal y decimal (éste con 5 cifras fraccionarias)

0110 0100 0001 0110 0010 0001 0011 1010,0001 0111 10112

Agrupamos de tres en tres para convertir e octal:

001 100 100 000 101 100 010 000 100 111 010,000 101 111 011<sub>2</sub> 14405420472,0573<sub>8</sub>

```
6*16^7 + 4*16^6 + 1*16^5 + 6*16^4 + 2*16^3 + 1*16^2 + 3*16^1 + 10 + 1*16^{-1} + 7*16^{-2} + 11*16^{-3} = 1679171898,09253_{10}
```

#### 2.2.9. Convertir a base octal

```
a) 1101110: 156<sub>8</sub>
b) 1001,011: 11,3<sub>8</sub>
c) 1011001100,11: 1314,6<sub>8</sub>
d) 101111000,1101: 570,64<sub>8</sub>
```

### 2.2.10. Convertir el siguiente número a hexadecimal

```
204231,134_5 = 2*5^5 + 4*5^3 + 2*5^2 + 3*5 + 1 + 1*5^{-1} + 3*5^{-2} + 4*5^{-3} = 6816,352_{10}
6816,352_{10} = 1AA0,5A1CA_{16}
```

### 2.2.11. Convertir los siguientes números binarios a base hexadecimal y octal

```
a) 1100 1110 1010 0100 b) 1111 0010 0011 1101 c) 1000 1001 0111 1000

CEA4<sub>16</sub> 147244<sub>8</sub> F23D<sub>16</sub> 171075<sub>8</sub> 8978<sub>16</sub> 104570<sub>8</sub>
```

#### 2.2.12. Convertir los siguientes números binarios a sus equivalentes decimales

```
a. 001100
                : 1210
                                                             g. 100001
                                                                                         : 33<sub>10</sub>
b. 000011
                : 310
                                                             h. 111000
                                                                                         : 56<sub>10</sub>
c. 011100
              : 28<sub>10</sub>
                                                             i. 11110001111
                                                                                         : 1935<sub>10</sub>
d. 111100 : 60<sub>10</sub>
                                                             j. 11100,011
                                                                                         : 28,375<sub>10</sub>
e. 101010 : 42<sub>10</sub>
                                                             k. 110011,10011
                                                                                         : 51,59375<sub>10</sub>
f. 111111
                : 6310
                                                             1. 1010101010,1
                                                                                         : 682,510
```

#### 2.2.13. Convertir los siguientes números decimales a sus equivalentes binarios

| a. 64  | : 100 0000 <sub>2</sub>  | f. 500     | :1 1111 0100 <sub>2</sub> |
|--------|--------------------------|------------|---------------------------|
| b. 100 | : 110 0100 <sub>2</sub>  | g. 34,75   | :10 0010,112              |
| c. 111 | : 110 1111 <sub>2</sub>  | h. 25,25   | :1 1001,01 <sub>2</sub>   |
| d. 145 | : 1001 0001 <sub>2</sub> | i. 27,1875 | :1 1011,0011 <sub>2</sub> |
| e. 255 | : 1111 1111 <sub>2</sub> | i. 23.1    | :1 0111.0 0011            |

## 2.2.14. Convertir los siguientes números enteros hexadecimales en sus equivalentes decimales

```
a. C : 12_{10}
b. 9F : 159_{10}
c. D52 : 3410_{10}
d. 67E : 1662_{10}
e. ABCD : 43981_{10}
```

#### 2.2.15. Convertir los siguientes números hexadecimales a sus equivalentes decimales

```
a) F,4 : 15,25<sub>10</sub>
b) D3,E : 211,875<sub>10</sub>
c) 111,1 : 273,0625<sub>10</sub>
d) 888,8 : 2184,5<sub>10</sub>
e) EBA,C : 3770,75<sub>10</sub>
```

#### 2.2.16. Convertir los siguientes números a base 10 y base 2

```
a) AF315<sub>16</sub> : 1010 1111 0011 0001 0101<sub>2</sub> : 717589<sub>10</sub> b) 7326_8 : 111 011 010 110<sub>2</sub> : 3798_{10}
```

### 2.2.17. Convertir los números (245,625)<sub>10</sub> y (1797,223)<sub>10</sub> a binario, octal y hexadecimal

```
245,625_{10}: 1111\ 0101,101_2: 365,5_8: F5,A_{16}
1797,223_{10}: 111\ 0000\ 0101,0011\ 1001\ 0001..._2: 3405,1621_8: 705,391_{16}
```

## 2.2.18. Convertir el número (49403180,AF7)<sub>16</sub> a binario, octal y decimal

```
49403180,AF7<sub>16</sub>:
0100 1001 0100 0000 0011 0001 1000 0000,1010 1111 0111<sub>2</sub>
11120030600,5367<sub>8</sub>: 1228943744,6853<sub>10</sub>
```

## 2.2.19. Dado el número X=(543,21)<sub>6</sub>, expresarlo en hexadecimal con cuatro dígitos fraccionarios y los dígitos enteros que sea necesario

```
207,3611_{10} \rightarrow CF,5C71_{16}
```

### 2.2.20. Convertir los siguientes números de base 10 a base 2

```
a. 0.0625: 0.0001_2
b. 43.32: 10.1011.0101_2
c. .51: 0.100000101_2
```

### 2.2.21. Escribir el equivalente de base octal de los siguientes números en base 2

```
a. 10111100101 : 2745<sub>8</sub>
b. 1101,101 : 15,5<sub>8</sub>
c. 1,0111 : 1,34<sub>8</sub>
```

#### 2.2.22. Calcular para las secuencias de 16 bits dadas su representación octal y hexadecimal



## 3. Sistemas de codificación

| _  |   | _   |   |          |   |    |    |   | , |   |
|----|---|-----|---|----------|---|----|----|---|---|---|
| -  | - | . E | n | •        | n |    | 10 | N |   | 0 |
| т. | _ |     |   | <i>.</i> | • | G. | m. | u | u | - |

| 3.1. Elluliciau05                                                                      |                                                                                  |
|----------------------------------------------------------------------------------------|----------------------------------------------------------------------------------|
|                                                                                        |                                                                                  |
| 3.1.1. Obtener la representación decimal de                                            | e los siguientes números codificados en BCD                                      |
| a) 0110 1001 0111 1000                                                                 | b) 0000 0010 0101 0010 0110                                                      |
| 3.1.2. Expresar los números decimales en E                                             | 3CD y en BCD-XS3                                                                 |
| a) 88<br>b) 312                                                                        | c) 0<br>d) 1974                                                                  |
| 3.1.3. Convertir los siguientes números bina                                           | arios a código Gray                                                              |
| a) 0101                                                                                | b) 10110                                                                         |
| 3.1.4. Convertir los siguientes números de o                                           | código Gray a binario                                                            |
| a) 0101                                                                                | b) 10110                                                                         |
| 3.1.5. Obtener la representación decimal de (1001 0101 0111 0000),(01110001) s         | e los números (1001 0000 1000 0010) y<br>suponiendo que están codificados en BCD |
| 1001 0000 1000 0010 :<br>1001 0101 0111 0000,0111 0001 :                               |                                                                                  |
| 3.1.6. Expresar los números decimales 148                                              | 6, 0, 349 y 37 en código BCD y Exceso-3                                          |
| 1486 <sub>10</sub> :<br>0 <sub>10</sub> :<br>349 <sub>10</sub> :<br>37 <sub>10</sub> : |                                                                                  |
| 3.1.7. Convertir los siguientes números bina                                           | arios a código Gray: (1010),(10010),(10011)                                      |
| 1010:<br>10010:<br>10011:                                                              |                                                                                  |
| 3.1.8. Convertir Convertir los siguientes núr (0100),(11111),(011100).                 | meros en código Gray a sus equivalentes binarios                                 |
| 0100 <sub>G</sub> :<br>11111 <sub>G</sub> :<br>011100 <sub>G</sub> :                   |                                                                                  |

## 3.2. Soluciones

## 3.2.1. Obtener la representación decimal de los siguientes números codificados en BCD

a) 0110 1001 0111 1000

BCD a decimal, sustituimos cada cuarteto por su valor decimal

$$\frac{0110}{\frac{1}{6}} \quad \frac{1001}{\frac{1}{9}} \quad \frac{0111}{\frac{1}{7}} \quad \frac{1000}{\frac{1}{8}_{10}}$$
6978<sub>10</sub>

## 3.2.2. Expresar los números decimales en BCD y en BCD-XS3

a) 88

Decimal a BCD: sustituimos cada cifra por su equivalente binario



BCD a BCD-XS3: se suma 3 a cada cuarteto BCD:

 $1000 \ 1000_{BCD}$  :  $1011 \ 1011_{XS3}$ 

b) 312:

0011 0001 0010<sub>BCD</sub>

0110 0100 0101<sub>XS3</sub>

c) 0

 $0000_{BCD}$ 

0011<sub>xs3</sub>

d) 1974

0001 1001 0111 0100<sub>BCD</sub>

 $0100\ 1100\ 1010\ 0111_{xs_3}$ 

### 3.2.3. Convertir los siguientes números binarios a código Gray

a) 0101

Binario a Gray Análisis de izquierda a derecha:

1er bit igual en Gray que en binario

En los siguientes bits vemos si el bit del número binario es igual al anterior (del mismo número binario).

Si son iguales: 0, si no: 1

son distintos

01 <sub>G</sub>

son distintos
0101<sub>2</sub>
011 <sub>G</sub>

son distintos 0 101, 0 111,

0111<sub>G</sub>

b) 10110

1er bit distintos distintos iguales

10110, \$\psi\$ 10110, \$\psi\$ 10110, \$\psi\$

11101<sub>G</sub>

## 3.2.4. Convertir los siguientes números de código Gray a binario

a) 0101

b) 10110

distintos

10110,

1110**1**<sub>G</sub>

```
Gray a Binario Análisis de izquierda a derecha:
                                                                               1er bit
                                                                                          distintos
                                                                                                             iguales
                                                                                                                           distintos
                                                                                                                                           distintos
                                            0101<sub>G</sub>
                                                                             10110<sub>c</sub> 🗘
                                                                                            10110<sub>G</sub> $
                                                                                                            10110<sub>G</sub> $
                                                                                                                           10110<sub>6</sub> $
                                                                                                                                           10110
 1er bit igual en binario que en Gray
                                                                                                            110
                                                                                                                            1101 2
                                                                                                                                           1101_{2}
En los siguientes bits vemos si el último bit binario que
hemos puesto es igual al siguiente bit Gray
                                                                               110112
(el de la posición que queremos hallar)
Si son iguales: 0, si no: 1
                    distintos
 distintos
                                          iguales
 0101_{\rm G}
                    0101_{\rm G}
                                          0101
 ŌΙ
                     011 B
                                          0110<sub>B</sub>
                                                       01102
```

3.2.5. Obtener la representación decimal de los números (1001 0000 1000 0010) y (1001 0101 0111 0000),(01110001) suponiendo que están codificados en BCD

```
1001 0000 1000 0010 : 9082<sub>10</sub>
1001 0101 0111 0000,0111 0001 : 9570,71<sub>10</sub>
```

3.2.6. Expresar los números decimales 1486, 0, 349 y 37 en código BCD y Exceso-3

3.2.7. Convertir los siguientes números binarios a código Gray: (1010),(10010),(10011)

```
1010: 1111<sub>GRAY</sub>
10010: 11011<sub>GRAY</sub>
10011: 11010<sub>GRAY</sub>
```

3.2.8. Convertir Convertir los siguientes números en código Gray a sus equivalentes binarios (0100),(11111),(011100).

```
0100_{\rm G}: 0111_2
11111_{\rm G}: 10101_2
011100_{\rm G}: 010111_2
```



## 4. Aritmética binaria

## 4.1. Enunciados

4.1.1. Indicar el rango de un número de 8 bits según las codificaciones siguientes:

a) binario puro:

c) Complemento a 1:

b) Signo-Magnitud:

d) Complemento a 2:

4.1.2. Indicar el resultado de las operaciones y si el resultado de sale de rango (operandos y resultado en Ca2 de 4 bits):

a) 0011+1100

f) 0011-1100

b) 0011+0101

g) 0011-0101

c) 0011+1010

h) 0011-1010

d) 1011+1111

i) 1011+0000

e) 1000+1111

j) 1000-0001

4.1.3. Hallar el valor en base 10 de los números A=01110011 y B=11000011 .Calcular también su suma y su diferencia en su misma codificación y en decimal, suponiendo que están codificados en:

a) Magnitud y signo

c) Complemento a 2

b) Complemento a 1

d) Exceso a 128

4.1.4. Utilizando aritmética binaria y habiendo convertido los operandos de base 10 a binario, realizar las siguientes operaciones:

a) 364+112

c) -364-112

b) 364-112

d) 121\*12

4.1.5. Determinar en cuáles de las siguientes operaciones (con operandos representados en Ca2 de 4 bits), el resultado no es correctamente representable, es decir, se produce desbordamiento

a) 0110+0101

d) 0100-1110

b) 0000-1111

e) 1001+1111

c) 1001-1011

f) 0000+1111

4.1.6. Indicar el valor en base 10 de los números A=1011 y B=0101 suponiendo que están codificados en:

a) Binario puro

c) Complemento a 1

b) Signo magintud

d) Complemento a 2

Para uno de los casos calcular la suma e indicar si hay desbordamiento y por qué

- 4.1.7. Hallar el valor decimal, la suma y la diferencia de los números binarios A=11100111 y B=10111111, su suma y diferencia, suponiendo que:
  - a) Ambos están representados en Magnitud y signo.
  - b) Ambos están representados en Ca2.
  - c) Ambos están representados en Ca1.
  - d) Ambos están representados en exceso a 128.
- 4.1.8. Utilizando la aritmética binaria y habiendo convertido previamente a binario los operandos, realizar las siguientes operaciones:

```
a. (695)_{10} + (272)_{10}
```

- c. (272)<sub>10</sub> \* (23)<sub>10</sub>
- 4.1.9. Realizar las siguientes operaciones, suponiendo primero que los sumandos están representados en MS, luego en Ca2 y Ca1
  - a. 100110+000100
  - b. 101101111-010000111
  - c. 000010000+11100001
  - d. 10110.1111-11100.111
  - e. 0000.10000+11.100001
- 4.1.10. Utilizando la aritmética binaria y suponiendo que los operandos están representados en complemento a 2, realizar las operaciones
  - a. 101101111 10000111
  - b. 000010000 + 11100001
- 4.1.11. Se dispone de un sistema de representación R de 8 bits. Dadas dos cantidades binarias A=01100110 y B=11011001, se pide realizar la suma X=A+B en binario y comentar el resultado obtenido

#### 4.2. Soluciones

- 4.2.1. Indicar el rango de un número de 8 bits según las codificaciones siguientes:
- a) binario puro: [0,255]

- c) Complemento a 1: [-127,127]
- b) Signo-Magnitud: [-127,127]
- d) Complemento a 2: [-128,127]
- 4.2.2. Indicar el resultado de las operaciones y si el resultado de sale de rango (operandos y resultado en Ca2 de 4 bits)





No habrá desbordamiento→Bien

b) 0011+0101



Cambio de signo -desbordamiento

c) 0011+1010



d) 1011+1111



e) 1000+1111



f) 0011-1100

Resta en Ca2:

g) 0011-0101

$$\begin{array}{c} 0011-0101 \rightarrow 0011+\text{Ca2}(0101) \\ \text{Ca2}(0101)=1011 \\ \hline 0011 & 3_{10} \\ \hline 1110 & -5_{10} \\ \hline -2_{10} & \text{en Ca2 de 4 bits} \\ \hline \text{signos diferentes: no hay desbordamiento} \end{array}$$

h) 0011-1010

Resta en Ca2:  
Suma con el sustraendo complementado  

$$0011-1010 \rightarrow 0011+Ca2(1010)$$
  
 $Ca2(1010)=0110$ 



Cambio de signo → desbordamiento

i) 1011+0000

$$\begin{array}{c|c}
1011 & -5_{10} \\
+0000 & +0_{10} \\
\hline
1011 & -5_{10}
\end{array}$$
Es representable en Ca2 de 4 bits iguales

j) 1000-0001

4.2.3. Hallar el valor en base 10 de los números A=01110011 y B=11000011 .Calcular también su suma y su diferencia en su misma codificación y en decimal, suponiendo que están codificados en:





## 4.2.4. Utilizando aritmética binaria y habiendo convertido los operandos de base 10 a binario, realizar las siguientes operaciones:



## 4.2.5. Determinar en cuáles de las siguientes operaciones (con operandos representados en Ca2 de 4 bits), el resultado no es correctamente representable, es decir, se produce desbordamiento



## 4.2.6. Indicar el valor en base 10 de los números A=1011 y B=0101 suponiendo que están codificados en:

a) Binario puro

c) Complemento a 1

b) Signo magintud

d) Complemento a 2

Para uno de los casos calcular la suma e indicar si hay desbordamiento y por qué



## 4.2.7. Hallar el valor decimal, la suma y la diferencia de los números binarios A=11100111 y B=10111111, su suma y diferencia, suponiendo que:

a. Ambos están representados en Magnitud y signo.



b. Ambos están representados en Ca2.



c. Ambos están representados en Ca1.



d. Ambos están representados en exceso a 128.



## 4.2.8. Utilizando la aritmética binaria y habiendo convertido previamente a binario los operandos, realizar las siguientes operaciones:



## 4.2.9. Realizar las siguientes operaciones, suponiendo primero que los sumandos están representados en MS, luego en Ca2 y Ca1

#### **a**. 100110+000100

MS 
$$A=100110 \rightarrow -6$$
  
 $B=000100 \rightarrow 4$ 

Suma en S-M con sumandos de distinto signo: Al módulo mayor se le resta el menor, y se pone el signo del mayor

$$\begin{array}{c}
00110 \\
-00100 \\
00010
\end{array}
\xrightarrow{S=-2_{10}} S=100010$$

#### Ca2 A=100110 $\rightarrow$ -26 B=000100 $\rightarrow$ 4

Suma en Ca2 con sumandos de distinto signo:

No hay problema de desbordamiento

$$\begin{array}{c}
100110 \\
+000100 \\
\hline
101010 \longrightarrow S=-22_{10}
\end{array}$$
S=100010

#### Ca1 A=100110 $\rightarrow$ -25 B=000100 $\rightarrow$ 4

Suma en Ca1 con sumandos de distinto signo:

No hay problema de desbordamiento

$$\begin{array}{c}
100110 \\
+000100 \\
\hline
101010 \rightarrow S=-21_{10}
\end{array}$$
S=100010

#### **b**. 101101111-010000111

MS A=101101111 
$$\rightarrow$$
 -111  
B=010000111  $\rightarrow$  135

Resta en S-M: A - B = A + (-B)Queda una suma con signos negativos: Suma de módulos, resultado con signo negativo, vigilar desbordamiento

No hay acarreo → Bien Representable en MS de 9bits

Se anade el signo:  $R = 1111110110 \longrightarrow R = -246_{10}$ 

#### Ca2 A=101101111 $\rightarrow$ -145 B=010000111 $\rightarrow$ 135

Resta: Suma del complemento a 2:

Ca2(B)= $1011111001 \rightarrow -135$ Sumandos con mismo signo:

Sumandos con mismo signo: vigilar desbordamiento



Se necesita un bit más (10bits) para representar el resultado:

R=1011101000 R=-280

## Ca1 A=1011011111 → -144

B=010000111 → 135

Resta: suma del complemento a 1:  $Ca1(B)=1011111000 \rightarrow -135$ 

Sumandos con mismo signo: vigilar desbordamiento



desbordamiento

Se necesita un bit más (10bits) para representar el resultado:

R=1011101000 R=-279

#### c. 000010000+11100001

MS 
$$A=000010000 \rightarrow 16$$
  
B=  $11100001 \rightarrow -97$ 

Ponemos los sumandos con el mismo nº de bits: del tamaño del mayor: 9bits:

$$A=000010000 \rightarrow 16$$
  
 $B=101100001 \rightarrow -97$ 

Suma en S-M con sumandos de distinto signo: Al módulo mayor se le resta el menor, y se pone el signo del mayor

MS de 8 y 9bits

S= 101010001

(en 8 bits): S= 11010001

Ca2 A=000010000 
$$\rightarrow$$
 16  
B= 11100001  $\rightarrow$  -31

Ponemos los sumandos con el mismo nº de bits: del tamaño del mayor: 9bits:

$$A=000010000 \rightarrow 16$$
  
 $B=111100001 \rightarrow -31$ 

S=111110001 S=-15<sub>10</sub>

Ca1 A=000010000 
$$\rightarrow$$
 16  
B= 11100001  $\rightarrow$  -30

Ponemos los sumandos con el mismo nº de bits: del tamaño del mayor: 9bits:

$$A=000010000 \rightarrow 16$$
  
 $B=111100001 \rightarrow -30$ 

$$\begin{array}{c}
000010000 & 16 \\
+111100001 & +(-30) \\
\hline
111110001 & -14
\end{array}$$

S=111110001 S=-14<sub>10</sub>

#### **d**. 10110.1111-11100.111

```
Ca2 A=10110,1111 \rightarrow -9,0625

B=11100,111 \rightarrow -3,125

Ca2(A)=01001,0001 \rightarrow 9,0625

Ca2(B)=00011,001 \rightarrow 3,125

A-B=A+Ca2(B)

10110,1111 -9,0625

+00011,0010 +3,1250

-5,9375

R=11010,0001 R=-5,9375<sub>10</sub>
```

```
Ca1 A=10110,1111 \rightarrow -9,0

B=11100,111 \rightarrow -3,0

Ca1(A)=01001,0000 \rightarrow 9,0

Ca1(B)=00011,000 \rightarrow 3,0

A-B = A+Ca1(B)

10110,1111 -9,0

+00011,0000 +3,0

11001,1111 R=-6,0
```

#### e. 0000.10000+11.100001

```
Ca2 A=0000,10000 \rightarrow 0,5

B=11,100001 \rightarrow -0,484375

Ca2(B)=00,011111 \rightarrow 0,484375

0000,100000 0,500000

+1111,100001 0,015625

se ignora el acarreo

S=0000,000001 S=0,015625
```

```
Ca1 A=0000,10000 \rightarrow 0,5

B=11,100001 \rightarrow -0,46875

Ca1(B)=00,011110 \rightarrow 0,46875

0000,100000 0,50000

+1111,100001 0,0125

10000,000001 0,0125

se suma el acarreo

S=0000,000010 S=0,03125
```

## 4.2.10. Utilizando la aritmética binaria y suponiendo que los operandos están representados en complemento a 2, realizar las operaciones

```
a. 101101111 - 10000111
                                                     b. 000010000 + 11100001
                                                                 Ca2 A=000010000 \rightarrow 16
            Ca2 A=1011011111 \rightarrow -145
                 B=10000111 → -121
                                                                      B=11100001 → -31
              A-B=A+Ca2(B)
                                                                      000010000
                                                                                       16
             Ca2(B)=011111001 \rightarrow 121
                                                                     +111100001
                                                                                       -31
                101101111
                                 -145
                                                                      111110001
                                                                                       -15
               +001111001
                                 +121
                                                                     S= 111110001
                                                                                     S = -15
                111101000
                                 - 24
               R= 111101000 R=-24
```

- 4.2.11. Se dispone de un sistema de representación R de 8 bits. Dadas dos cantidades binarias A=01100110 y B=11011001, se pide realizar la suma X=A+B en binario y comentar el resultado obtenido
  - a. Suponiendo que el sistema R es binario puro.
  - b. Suponiendo que el sistema R es magnitud y signo.
  - c. Suponiendo que el sistema R es complemento a 2.

```
Binario puro X=A+B
A=01100110
               → 102
B=11011001 \rightarrow 217
   01100110
                          102
                        +217
 ±11011001
 (1)00111111
 Desbordamiento,
                       319>255 (28-1) → No
 se necesitan 9 bits
                        es representable en
                       binario puro de 8 bits
En binario puro de 8 bits:
 X= 00111111
                   x=63 Mal
En binario puro de 9 bits:
 X=100111111 X=319 Bien
```

```
MS
         X=A+B
                                         Ca2
                                                   X=A+B
A=01100110 → 102
                                         A=01100110 → 102
                → -89
                                                          → -39
B=11011001
                                         B=11011001
 Suma en S-M con sumandos de distinto
                                           Suma en Ca2 con sumandos de
 signo: Al módulo mayor se le resta el
                                           distinto signo: No hay problema
 menor, y se pone el signo del mayor
                                           de desbordamiento
                           102
    1100110
                                            01100110
                                                                 102
 -1011001
                         - 89
                                                               - 39
                                           +11011001
                                          100111111
    0001101
                            13
                                                                  63
                                           se ignora el acarreo
 Se añade el signo de A
                      13<127 (2<sup>7</sup>-1):
                                                              53<127 (27-1):
                      es representable
en SM de 8 bits
                                                              es representable
en Ca2 de 8 bits
 X = 00001101
                                           X= 00111111
```



## 5. Aritmética en BCD

## 5.1. Enunciados

5.1.1. Sumar en BCD (código 8-4-2-1) los siguientes números:

a) 4 + 3

d) 9 + 8

b) 51 + 28

e) 1489 + 5791

c) 8 + 5

5.1.2. Restar en BCD (código 8-4-2-1) los siguientes números:

a) 4 - 3

c) 18 - 9

b) 59 - 21

d) 7340 - 3649

### 5.2. Soluciones

5.2.1. Sumar en BCD (código 8-4-2-1) los siguientes números:

a) 4 + 3

d) 9 + 8

b) 51 + 28

e) 1489 + 5791

c) 8 + 5

La suma en BCD (código 8-4-2-1) se realiza de los cuartetos menos significativos a los más significativos (como la suma en decimal: se empieza por las unidades y se va hacia la izquierda).

Cada cuarteto se suma, y si el resultado es menor o igual que 9 (1001<sub>2</sub>) y si no hay acarreo, se deja como está.

a) 4 + 3

$$S = 4 + 3$$

$$\begin{array}{c}
BCD & \text{decimal} \\
0100 & 4 \\
+0011 & +3 \\
\hline
0111 & 7
\end{array}$$

$$7 \le 9 \rightarrow \text{correcto} S = 0111$$

b) 51 + 28

Sin embargo, si el resultado es mayor que nueve, significa que nos llevamos una, y hay que tenerlo en cuenta, ya que en la suma binaria pura tenemos hasta el número 15 con los cuatro bits del BCD. Entonces, tenemos que sumar 6 al resultado: Esto es, del  $1010_2$  al  $1111_2$  ( $10_{10}$  al  $15_{10}$  en decimal) pasarán a ser: 0001 0000 al 0001 0101.

Esto ocurre en el ejemplo c)



Otra situación que puede ocurrir es que haya desbordamiento, en este caso también hay que sumar 6 al resultado. Ejemplo d)



Por último, un ejemplo con más cifras que combina estas situaciones

e)

Así pues, como resumen de la suma en BCD:

- Si no hay acarreo y el resultado es menor o igual a 9: se deja como está
- Si hay acarreo o el resultado es mayor que 9: se suma 6

#### 5.2.2. Restar en BCD (código 8-4-2-1) los siguientes números:

Para restar dos números positivos en BCD se puede primero comprobar los signos, de manera similar a la resta en Signo-Magnitud. Se pone como minuendo el que tenga el módulo mayor, y a éste se le resta el de módulo menor. El signo del resultado será el signo de número con módulo mayor. Habrá que saber cómo se especifica el signo.

La resta se realiza de manera similar a la resta decimal, se empieza por el cuarteto de la derecha y se termina en el de la izquierda, considerando los acarreos. Hay que tener en cuenta algunas particularidades.

Para cada cuarteto, si no hay acarreo, el resultado se deja como está.

Se muestran los casos



Si hay acarreo se debe de restar 6 al resultado de la resta del cuarteto

c) 18 - 9



El caso de d combina ambas situaciones.

R = 7340 - 3649

d) 7340 - 3649

 $R = 0011 \ 0110 \ 1001 \ 0001$ 



## 6. Aritmética en BCD XS-3

### 6.1. Enunciados

6.1.1. Sumar en BCD XS-3 los siguientes números:

a) 
$$4 + 3$$

$$c) 4 + 6$$

b) 
$$64 + 15$$

6.1.2. Restar en BCD XS-3 los siguientes números:

a) 
$$4 - 3$$

c) 
$$64 - 15$$

## 6.2. Soluciones

6.2.1. Sumar en BCD XS-3 los siguientes números:

a) 
$$4 + 3$$

c) 
$$4 + 6$$

b) 
$$64 + 15$$

Las operaciones en XS3 son similares a las de BCD, teniendo las siguientes particularidades:

Para cada cuarteto, en la suma, si no hay acarreo se le resta 3 al resultado, mientras que si hay acarreo se le suma 3.

En el ejemplo a) no hay acarreo:

$$\begin{array}{c} \text{S} = 4 + 3 \\ & \begin{array}{c} \text{binario XS3} \\ 0111 \\ +0110 \\ \hline 1101 \\ -0011 \end{array} & \begin{array}{c} \text{decimal} \\ 4 \\ +3 \\ \hline 7 \end{array} \\ \hline \begin{array}{c} 1010 \\ \hline 10_{\text{XS3}} \rightarrow 7_{10} \end{array} & \begin{bmatrix} s_{\text{xs3}} = 1010 \end{bmatrix} \end{array}$$

En el ejemplo b) tampoco hay acarreo, pero tiene dos dígitos decimales:

El ejemplo c) sí tiene acarreo. Cuando esto sucede se le suma 3 al resultado:





El ejemplo c) se ha tratado el acarreo de dos formas diferentes. Como los sumandos no tienen decenas y hay un acarreo a decenas, se puede, o bien poner directamente el acarreo como un uno en XS3 : 0100. O bien hacer una suma de ceros en las decenas, y operar normalmente (restando 3 al resultado por no haber acarreo en decenas).

## 6.2.2. Restar en BCD XS-3 los siguientes números:

De la misma manera que en BCD, se debe tomar como minuendo el de mayor módulo, y el resultado tendrá su mismo signo.

Al contrario que en la suma, en la resta en XS3 se suma 3 si no hay acarreo y se resta 3 si lo hay.

a) Este ejemplo no tiene acarreo y por lo tanto se le suma 3:

$$R = 4 - 3 \quad \begin{array}{c} \text{binario XS3} \\ 0111 \\ -0110 \\ \hline 0001 \\ +0011 \\ \hline 0100 \\ \hline \\ 4_{\text{XS3}} \rightarrow 1_{10} \quad R_{\text{xs3}} = 1010 \\ \end{array}$$

b) Este ejemplo es igual que el anterior, sólo que con dos cifras decimales:

c) Este ejemplo tiene acarreo en las unidades. Por tanto al resultado de las unidades se le resta 3 y se pasa el acarreo a las decenas (restando):



d) Este ejemplo combina ambas situaciones y además el sustraendo es mayor que el minuendo.





## 7. Algebra de Boole y funciones lógicas

## 7.1. Enunciados

7.1.1. Utilizando las leyes de De Morgan, obtener una expresión en forma de sumas de productos para las siguientes funciones:

a) 
$$F = \overline{(x+y)(xy+z)}$$

b) 
$$F = \overline{(\overline{x} \cdot \overline{y} + xz) \cdot (\overline{x} + \overline{y} \cdot z)}$$

7.1.2. Aplicando las leyes de De Morgan, obtener el complemento de las siguientes funciones

a) 
$$f = (x + y)(yz + xy)$$

b) 
$$g = y(x + z) + y(xz + xz)$$

c) 
$$h = x\overline{y}(x+z)(yz+x\overline{y})$$

7.1.3. Verificar, mediante manipulaciones algebraicas adecuadas, las siguientes igualdades, justificando cada uno de los pasos haciendo referencia a un postulado o a un teorema

a) 
$$(x + y + xy)(x + y)xy = 0$$

b) 
$$(x + y + xy)(xy + xz + yz) = xy + xyz$$

7.1.4. Simplificar la siguiente función lógica por métodos algebraicos

$$f(A,B,C,D) = \overline{A \cdot (\overline{B} + C) + \overline{B} \cdot \overline{D} + A \cdot (\overline{C} + \overline{D}) \cdot \overline{B}} \cdot \overline{(C + B) \cdot A}$$

7.1.5. Simplificar por Karnaugh la función cuya expresión en términos canónicos es:

$$f(x, y, z) = \sum_{3} m(3,5,6)$$

7.1.6. Utilizando los mapas de Karnaugh, simplificar las siguientes funciones de conmutación, obtenerlas en función de suma de productos o producto de sumas:

a) 
$$f(w,x,y,z) = \sum m(5,6,9,10)$$

b) 
$$f(x,y,z) = \sum m(2,3,4,5,6,7)$$

c) 
$$f(x,y,z) = \sum m(2,4,5,6)$$

d) 
$$f(w,x,y,z) = \sum m(3,6,7,11,12,14,15)$$

7.1.7. Demostrar que las tres funciones elementales AND, OR y NOT pueden realizarse mediante las funciones NAND y NOR

7.1.8. Comprobar las siguientes relaciones relativas a la función EXOR:

a) 
$$\begin{cases} x \oplus x = 0 \\ x \oplus x = 1 \end{cases}$$
 b) 
$$\begin{cases} x \oplus 0 = x \\ x \oplus 1 = x \end{cases}$$

b) 
$$\begin{cases} x \oplus 0 = x \\ x \oplus 1 = x \end{cases}$$

c) 
$$x \oplus y = z \Rightarrow x \oplus z = y$$

c) 
$$x \oplus y = z \Rightarrow x \oplus z = y$$
 d)  $x \oplus y = z \Rightarrow x \oplus y \oplus z = 0$ 

7.1.9. Obtener la tabla de verdad que corresponde a las siguientes funciones de conmutación expresadas algebraicamente:

a) 
$$F = xy + xz + yz$$

b) 
$$G = (\bar{x} + \bar{z})(y + z)$$

7.1.10. Para cada una de las funciones dadas a continuación, dibujar un circuito con puertas AND, OR Y NOT que la sintetice:

a) 
$$F = \overline{xyz} + \overline{y(xz+z)}$$

b) 
$$G = (x + y + z)(x + yz)$$

c) 
$$H = (\overline{xy} + xz)(\overline{x} + \overline{yz})$$

7.1.11. Para cada circuito obtener un circuito equivalente con el mínimo número de puertas lógicas:

a)



b)



7.1.12. Obtener la función de conmutación sintetizada por el circuito de la figura:



### 7.1.13. Para la siguiente función lógica obtener:

- 1) Obtener mediante operaciones lógicas las formas canónicas en 1ª Forma Normal (1FN) y 2<sup>a</sup> Forma Normal (2FN)
- 2) Elaborar la tabla de verdad del circuito
- 3) Hacer el mapa de Karnaugh
- 4) Obtener a partir del mapa de Karnaugh la ecuación simplificada en suma de productos (SOP) y productos de sumas (POS)
- 5) Dibujar las representaciones en puertas lógicas del circuito correspondiente a la 1FN, 2FN, y las correspondientes de SOP y POS obtenidas del mapa de Karnaugh

$$F(A,B,C,D) = \left(\overline{\left(\overline{A + \overline{A} \cdot (\overline{B \cdot \overline{C}})}\right) + B \cdot C}\right) \cdot \overline{C \cdot D}$$

7.1.14. Obtener los mismos puntos del apartado anterior para la siguiente función lógica:

$$F(A,B,C) = (\overline{\overline{A} \cdot B} + \overline{A} \cdot C + B \cdot A + B \cdot C) + (\overline{A} + \overline{B})$$

#### 7.1.15. Del circuito siguiente obtener:

- 1) La ecuación de la salida en suma de productos
- 2) La tabla de verdad del circuito
- 3) Hacer el mapa de Karnaugh
- 4) Obtener a partir del mapa de Karnaugh la ecuación simplificada en suma de productos (SOP) y productos de sumas (POS)
- 5) Dibujar el esquema en puertas de las ecuaciones en suma de productos y producto de sumas simplificadas



7.1.16. Obtener los mismos puntos del apartado anterior para el siguiente circuito:



### 7.2. Soluciones

7.2.1. Utilizando las leyes de De Morgan, obtener una expresión en forma de sumas de productos para las siguientes funciones:

a) 
$$F = \overline{(x+y)}\overline{(x\cdot\overline{y}+z)} = \overline{(x+y)} + \overline{(x\overline{y}+z)} = \overline{x}\cdot\overline{y} + x\cdot\overline{y} + z = \overline{y} + z$$

b) 
$$F = (\overline{x} \cdot \overline{y} + x \cdot z) \cdot (\overline{x} + \overline{y} \cdot z) = (\overline{x} \cdot \overline{y} + x \cdot z) + (\overline{x} + \overline{y} \cdot z) = \overline{x} \cdot \overline{y} + \overline{x} + x \cdot z + \overline{y} \cdot z = \overline{x} + x \cdot z + \overline{y} \cdot z$$

Hasta aquí es suficiente, aunque todavía se puede simplificar más:

$$= \overline{x} + x \cdot z + 1 \cdot \overline{y} \cdot z = \overline{x} + x \cdot z + (x + \overline{x}) \cdot \overline{y} \cdot z = \overline{x} + x \cdot z + x \cdot \overline{y} \cdot z + \overline{x} \cdot \overline{y} \cdot z = \overline{x} + x \cdot \overline{y} \cdot z + \overline{x} \cdot \overline{y} \cdot z = \overline{x} + x \cdot \overline{y} \cdot z + \overline{x} \cdot \overline{y} \cdot z = \overline{x} + x \cdot \overline{y} \cdot z + \overline{x} \cdot \overline{y} \cdot z = \overline{x} + x \cdot \overline{y} \cdot z + \overline{x} \cdot \overline{y} \cdot z = \overline{x} + x \cdot \overline{y} \cdot z + \overline{x} \cdot \overline{y} \cdot z = \overline{x} + x \cdot \overline{y} \cdot z + \overline{x} \cdot \overline{y} \cdot z = \overline{x} + x \cdot \overline{y} \cdot z + \overline{x} \cdot \overline{y} \cdot z = \overline{x} + x \cdot \overline{y} \cdot z + \overline{x} \cdot \overline{y} \cdot z = \overline{x} + x \cdot \overline{y} \cdot z + \overline{x} \cdot \overline{y} \cdot z = \overline{x} + x \cdot \overline{y} \cdot z + \overline{x} \cdot \overline{y} \cdot z = \overline{x} + x \cdot \overline{y} \cdot z + \overline{x} \cdot \overline{y} \cdot z = \overline{x} + x \cdot \overline{y} \cdot z + \overline{x} \cdot \overline{y} \cdot z = \overline{x} + x \cdot \overline{y} \cdot z + \overline{x} \cdot \overline{y} \cdot z = \overline{x} + x \cdot \overline{y} \cdot z + \overline{x} \cdot \overline{y} \cdot z = \overline{x} + x \cdot \overline{y} \cdot z + \overline{x} \cdot \overline{y} \cdot z = \overline{x} + x \cdot \overline{y} \cdot z + \overline{x} \cdot \overline{y} \cdot z = \overline{x} + x \cdot \overline{y} \cdot z + \overline{x} \cdot \overline{y} \cdot z = \overline{x} + x \cdot \overline{y} \cdot z + \overline{x} \cdot \overline{y} \cdot z = \overline{x} + x \cdot \overline{y} \cdot z + \overline{x} \cdot \overline{y} \cdot z = \overline{x} + x \cdot \overline{y} \cdot z + \overline{x} \cdot \overline{y} \cdot z = \overline{x} + x \cdot \overline{y} \cdot z + \overline{x} \cdot \overline{y} \cdot z = \overline{x} + x \cdot \overline{y} \cdot z + \overline{x} \cdot \overline{y} \cdot z = \overline{x} + x \cdot \overline{y} \cdot z + \overline{x} \cdot \overline{y} \cdot z = \overline{x} + x \cdot \overline{y} \cdot z + \overline{x} \cdot \overline{y} \cdot z = \overline{x} + x \cdot \overline{y} \cdot z + \overline{x} \cdot \overline{y} \cdot z = \overline{x} + x \cdot \overline{y} \cdot z + \overline{x} \cdot \overline{y} \cdot z = \overline{x} + x \cdot \overline{y} \cdot z + \overline{x} \cdot \overline{y} \cdot z = \overline{x} + x \cdot \overline{y} \cdot z + \overline{x} \cdot \overline{y} \cdot z = \overline{x} + x \cdot \overline{y} \cdot z + \overline{x} \cdot \overline{y} \cdot z = \overline{x} + x \cdot \overline{y} \cdot z + \overline{x} \cdot \overline{y} \cdot z = \overline{x} + x \cdot \overline{y} \cdot z + \overline{x} \cdot \overline{y} \cdot z = \overline{x} + x \cdot \overline{y} \cdot z + \overline{x} \cdot \overline{y} \cdot z = \overline{x} + x \cdot \overline{y} \cdot z + \overline{x} \cdot \overline{y} \cdot z = \overline{x} + x \cdot \overline{y} \cdot z + \overline{x} \cdot \overline{y} \cdot z = \overline{x} + x \cdot \overline{y} \cdot z = \overline{x} + x \cdot \overline{y} \cdot z = \overline{x} + x \cdot \overline{y} \cdot \overline{y} \cdot z = \overline{x} + x \cdot \overline{y} \cdot \overline{y} \cdot z = \overline{x} + x \cdot \overline{y} \cdot \overline{y} \cdot z = \overline{x} + x \cdot \overline{y} \cdot \overline{y} \cdot \overline{y} \cdot z = \overline{x} + x \cdot \overline{y} \cdot \overline{y} \cdot z = \overline{x} + x \cdot \overline{y} \cdot \overline{y} \cdot \overline{y} \cdot z = \overline{x} + x \cdot \overline{y} \cdot \overline{y} \cdot \overline{y} \cdot \overline{y} = \overline{x} + x \cdot \overline{y} \cdot \overline{y} \cdot \overline{y} \cdot \overline{y} \cdot \overline{y} = \overline{x} + x \cdot \overline{y} \cdot \overline{y} \cdot \overline{y} \cdot \overline{y} \cdot \overline{y} = \overline{x} + x \cdot \overline{y} \cdot \overline{y} \cdot \overline{y} \cdot \overline{y} = \overline{x} + x \cdot \overline{y} \cdot \overline{y} \cdot \overline{y} \cdot \overline{y} \cdot \overline{y} = \overline{x} + x \cdot \overline{y} \cdot \overline{y} \cdot \overline{y} \cdot \overline{y} \cdot \overline{y} = \overline{y} \cdot \overline{y} \cdot \overline{y} \cdot \overline{y} \cdot \overline{y} \cdot \overline{y} \cdot \overline{y} = \overline{y} \cdot \overline{y} \cdot \overline{y} \cdot \overline$$

$$= (\overline{x} + \overline{x} \cdot \overline{y} \cdot z) + (x \cdot \overline{z} + x \cdot \overline{y} \cdot z) = \overline{x}(1 + \overline{y} \cdot z) + x \cdot z \cdot (1 + \overline{y}) = \overline{x} \cdot 1 + x \cdot z \cdot 1 = \overline{x} + x \cdot z = \overline{x} + z$$

El último paso aplicando el teorema de absorción:  $\overline{x} + x \cdot z = \overline{x} + z$ . Demostración:

$$\overline{x} + x \cdot z = \overline{x} + \overline{x} + x \cdot z = \overline{x} + \overline{x} \cdot 1 + x \cdot z = \overline{x} + \overline{x} \cdot (\overline{z} + z) + x \cdot z = \overline{x} + (\overline{x} \cdot \overline{z} + \overline{x} \cdot z) + x \cdot z = \overline{x} + (\overline{x} \cdot \overline{z} + \overline{x} \cdot z) + x \cdot z = \overline{x} + (\overline{x} \cdot \overline{z} + \overline{x} \cdot z) + x \cdot z = \overline{x} + (\overline{x} \cdot \overline{z} + \overline{x} \cdot z) + x \cdot z = \overline{x} + (\overline{x} \cdot \overline{z} + \overline{x} \cdot z) + x \cdot z = \overline{x} + (\overline{x} \cdot \overline{z} + \overline{x} \cdot z) + x \cdot z = \overline{x} + (\overline{x} \cdot \overline{z} + \overline{x} \cdot z) + x \cdot z = \overline{x} + (\overline{x} \cdot \overline{z} + \overline{x} \cdot z) + x \cdot z = \overline{x} + (\overline{x} \cdot \overline{z} + \overline{x} \cdot z) + x \cdot z = \overline{x} + (\overline{x} \cdot \overline{z} + \overline{x} \cdot z) + x \cdot z = \overline{x} + (\overline{x} \cdot \overline{z} + \overline{x} \cdot z) + x \cdot z = \overline{x} + (\overline{x} \cdot \overline{z} + \overline{x} \cdot z) + x \cdot z = \overline{x} + (\overline{x} \cdot \overline{z} + \overline{x} \cdot z) + x \cdot z = \overline{x} + (\overline{x} \cdot \overline{z} + \overline{x} \cdot z) + x \cdot z = \overline{x} + (\overline{x} \cdot \overline{z} + \overline{x} \cdot z) + x \cdot z = \overline{x} + (\overline{x} \cdot \overline{z} + \overline{x} \cdot z) + x \cdot z = \overline{x} + (\overline{x} \cdot \overline{z} + \overline{x} \cdot z) + x \cdot z = \overline{x} + (\overline{x} \cdot \overline{z} + \overline{x} \cdot z) + x \cdot z = \overline{x} + (\overline{x} \cdot \overline{z} + \overline{x} \cdot z) + x \cdot z = \overline{x} + (\overline{x} \cdot \overline{z} + \overline{x} \cdot z) + x \cdot z = \overline{x} + (\overline{x} \cdot \overline{z} + \overline{x} \cdot z) + x \cdot z = \overline{x} + (\overline{x} \cdot \overline{z} + \overline{x} \cdot z) + x \cdot z = \overline{x} + (\overline{x} \cdot \overline{z} + \overline{x} \cdot z) + x \cdot z = \overline{x} + (\overline{x} \cdot \overline{z} + \overline{x} \cdot z) + x \cdot z = \overline{x} + (\overline{x} \cdot \overline{z} + \overline{x} \cdot z) + x \cdot z = \overline{x} + (\overline{x} \cdot \overline{z} + \overline{x} \cdot z) + x \cdot z = \overline{x} + \overline{x} \cdot z +$$

$$= (\overline{x} + \overline{x} \cdot \overline{z}) + (\overline{x} \cdot \overline{z} + x \cdot \overline{z}) = \overline{x}(1 + \overline{z}) + z \cdot (\overline{x} + x) = \overline{x} \cdot 1 + z \cdot 1 = \overline{x} + z$$

## 7.2.2. Aplicando las leyes de De Morgan, obtener el complemento de las siguientes funciones

a) 
$$f = (x + \overline{y})(yz + x\overline{y})$$

$$\overline{f} = (x + \overline{y})(yz + x\overline{y}) = (x + \overline{y}) + (yz + x\overline{y}) = \overline{x} \cdot y + yz \cdot x\overline{y} = \overline{x} \cdot y + (\overline{y} + \overline{z}) \cdot (\overline{x} + y) = \overline{x} \cdot y + (\overline{x} \cdot \overline{y} + y \cdot \overline{y} + \overline{x} \cdot \overline{z} + y \cdot \overline{z}) = (\overline{x} \cdot y + \overline{x} \cdot \overline{y}) + 0 + \overline{x} \cdot \overline{z} + y \cdot \overline{z} = \overline{x} + \overline{x} \cdot \overline{z} + y \cdot \overline{z} = \overline{x} + y \cdot \overline{z}$$

b) 
$$g = \overline{y}(x+z) + y(\overline{xz} + x\overline{z})$$
  
 $\overline{g} = \overline{y}(x+z) + y(\overline{xz} + x\overline{z}) = \overline{y}(x+z) \cdot \overline{y}(\overline{xz} + x\overline{z}) = (\overline{y} + (x+z)) \cdot (\overline{y} + (\overline{xz} + x\overline{z})) =$ 

$$= (y + \overline{x} \cdot \overline{z}) \cdot (\overline{y} + (\overline{xz} \cdot x\overline{z})) = (y + \overline{x} \cdot \overline{z}) \cdot (\overline{y} + (x + \overline{z}) \cdot (\overline{x} + z)) =$$

$$= (y + \overline{x} \cdot \overline{z}) \cdot (\overline{y} + x \cdot \overline{x} + x \cdot z + \overline{x} \cdot \overline{z} + z \cdot \overline{z})) = (y + \overline{x} \cdot \overline{z}) \cdot (\overline{y} + 0 + x \cdot z + \overline{x} \cdot \overline{z} + 0) =$$

$$= (y + \overline{x} \cdot \overline{z}) \cdot (\overline{y} + x \cdot z + \overline{x} \cdot \overline{z}) = y \cdot \overline{y} + x \cdot y \cdot \overline{z} + \overline{x} \cdot \overline{y} \cdot \overline{z} + x \cdot \overline{x} \cdot \overline{z} \cdot \overline{z} + \overline{x} \cdot \overline{x} \cdot \overline{z} \cdot \overline{z} =$$

$$= 0 + x \cdot y \cdot z + (\overline{x} \cdot y \cdot \overline{z} + \overline{x} \cdot \overline{y} \cdot \overline{z}) + 0 + \overline{x} \cdot \overline{z} = x \cdot y \cdot z + (\overline{x} \cdot \overline{z}) + \overline{x} \cdot \overline{z} = x \cdot y \cdot z + \overline{x} \cdot \overline{z}$$

c) 
$$h = x\overline{y}(\overline{x} + z)(yz + x\overline{y})$$

$$\overline{h} = x \cdot \overline{y}(\overline{x} + z)(yz + x \cdot \overline{y}) = \overline{x} + y + (\overline{x} + z) + (yz + x \cdot \overline{y}) = \overline{x} + y + x \cdot \overline{z} + yz \cdot x\overline{y} =$$

$$= \overline{x} + y + x \cdot \overline{z} + (\overline{y} + \overline{z}) \cdot (\overline{x} + y) = \overline{x} + y + x \cdot \overline{z} + (\overline{x} \cdot \overline{y} + y \cdot \overline{y} + \overline{x} \cdot \overline{z} + y \cdot \overline{z}) =$$

$$= \overline{x} + y + x \cdot \overline{z} + \overline{x} \cdot \overline{y} + \overline{x} \cdot \overline{z} + y \cdot \overline{z} = (\overline{x} + \overline{x} \cdot \overline{y} + \overline{x} \cdot \overline{z}) + (y + y \cdot \overline{z}) + x \cdot \overline{z} = \overline{x} + y + x\overline{z}$$

## 7.2.3. Verificar, mediante manipulaciones algebraicas adecuadas, las siguientes igualdades, justificando cada uno de los pasos haciendo referencia a un postulado o a un teorema

a) 
$$(x + \overline{y} + xy)(x + \overline{y})\overline{x}y = 0$$

b)  $(x + \overline{y} + x\overline{y})(xy + \overline{x}z + yz) = xy + \overline{x} \cdot \overline{y}z$ 
 $(x + \overline{y} + xy) \cdot (x + \overline{y}) \cdot \overline{x}y$ 

teorema de de desorción  $(x + xy) \cdot (x + \overline{y}) \cdot \overline{x}y$ 

teorema de idempotencia  $(x + \overline{y}) \cdot (x + \overline{y}) \cdot \overline{x}y$ 
 $(x + \overline{y}) \cdot (x + \overline{y}) \cdot \overline{x}y = x\overline{x}y + \overline{x}y\overline{y} = 0$ 

teorema de identidad  $(x + \overline{y}) \cdot \overline{x}y = x\overline{x}y + \overline{x}y\overline{y} = 0$ 

teorema de identidad  $(x + \overline{y}) \cdot \overline{x}y = x\overline{x}y + \overline{x}y\overline{y} = 0$ 

teorema de identidad  $(x + \overline{y}) \cdot \overline{x}y = x\overline{y}y + \overline{x}y\overline{y} = 0$ 

teorema de identidad  $(x + \overline{y}) \cdot \overline{x}y = x\overline{y}y + \overline{x}y\overline{y} = 0$ 

teorema de identidad  $(x + \overline{y}) \cdot \overline{x}y = x\overline{y}y + \overline{x}y\overline{y} = 0$ 

teorema de identidad  $(x + \overline{y}) \cdot \overline{x}y + \overline{x}y\overline{y} = 0$ 

teorema de identidad  $(x + \overline{y}) \cdot \overline{x}y + \overline{x}y\overline{y} = 0$ 

teorema de identidad  $(x + \overline{y}) \cdot \overline{x}y + \overline{x}y\overline{y} = 0$ 

teorema de identidad  $(x + \overline{y}) \cdot \overline{x}y + \overline{x}y\overline{y} = 0$ 

teorema de identidad  $(x + \overline{y}) \cdot \overline{x}y + \overline{x}y\overline{y} = 0$ 

teorema de identidad  $(x + \overline{y}) \cdot \overline{x}y + \overline{x}y\overline{y} = 0$ 

teorema de identidad  $(x + \overline{y}) \cdot \overline{x}y + \overline{x}y\overline{y} = 0$ 

teorema de identidad  $(x + \overline{y}) \cdot \overline{x}y + \overline{x}y\overline{y} = 0$ 

teorema de identidad  $(x + \overline{y}) \cdot \overline{x}y + \overline{x}y\overline{y} = 0$ 

teorema de identidad  $(x + \overline{y}) \cdot \overline{x}y + \overline{x}y\overline{y} = 0$ 

teorema de identidad  $(x + \overline{y}) \cdot \overline{x}y + \overline{x}y\overline{y} = 0$ 

teorema de identidad  $(x + \overline{y}) \cdot \overline{x}y + \overline{x}y\overline{y} = 0$ 

teorema de identidad  $(x + \overline{y}) \cdot \overline{x}y + \overline{x}y\overline{y} = 0$ 

teorema de identidad  $(x + \overline{y}) \cdot \overline{x}y + \overline{x}y\overline{y} = 0$ 

## 7.2.4. Simplificar la siguiente función lógica por métodos algebraicos

$$f(A,B,C,D) = \overline{A \cdot (\overline{B} + C) + \overline{B} \cdot \overline{D} + A \cdot (\overline{C} + \overline{D}) \cdot \overline{B} \cdot (\overline{C} + B) \cdot A} =$$

$$= \overline{A \cdot (\overline{B} + C) \cdot \overline{B} \cdot \overline{D} \cdot A \cdot (\overline{C} + \overline{D}) \cdot \overline{B} \cdot ((\overline{C} + B) + \overline{A})} =$$

$$= (\overline{A} + (\overline{B} + C))(B + D) \cdot (\overline{A} + (\overline{C} + \overline{D}) + B)(\overline{C} \cdot \overline{B} + \overline{A}) =$$

$$= (\overline{A} + B \cdot \overline{C}) \cdot (B + D) \cdot (\overline{A} + B + C \cdot D) \cdot (\overline{B} \cdot \overline{C} + \overline{A}) =$$

$$= (\overline{A} + B) \cdot (\overline{A} + \overline{C}) \cdot (B + D) \cdot (\overline{A} + B + C) \cdot (\overline{A} + B + D) \cdot (\overline{A} + \overline{B}) \cdot (\overline{A} + \overline{C}) =$$

$$= |(\overline{A} + B) \cdot (\overline{A} + B + C) \cdot (\overline{A} + B + D)| |(\overline{A} + \overline{C}) \cdot (\overline{A} + \overline{C})| |(\overline{A} + \overline{B}) \cdot (B + D) =$$

$$\begin{split} &= \left\lfloor \overline{A} + B \right\rfloor \left\lfloor \overline{A} + \overline{C} \right\rfloor (\overline{A} + \overline{B}) \cdot (B + D) = \\ &= \left\lfloor (\overline{A} + B) \cdot (\overline{A} + \overline{B}) \right\rfloor (\overline{A} + \overline{C}) \cdot (B + D) = \\ &= \left\lceil \overline{A} \right\rceil \cdot (\overline{A} + \overline{C}) \cdot (B + D) = \overline{A} \cdot (B + D) = \overline{A} \cdot B + \overline{A} \cdot D \end{split}$$

7.2.5. Simplificar por Karnaugh la función cuya expresión en términos canónicos es:

$$f(x, y, z) = \sum_{3} m(3,5,6)$$







 $f(X,Y,Z)=X\overline{Y}Z+\overline{X}YZ+XY\overline{Z}$ 

7.2.6. Utilizando los mapas de Karnaugh, simplificar las siguientes funciones de conmutación, obtenerlas en función de suma de productos o producto de sumas

**a**)  $f(w,x,y,z) = \sum m(5,6,9,10)$ 

tabla de verdad





La Z no interviene en la función





Comprobación de igualdad (no es necesaria):



**d**)  $f(w,x,y,z) = \sum m(3,6,7,11,12,14,15)$ 

### tabla de verdad



7.2.7. Demostrar que las tres funciones elementales AND, OR y NOT pueden realizarse mediante las funciones NAND y NOR

### Puerta NOT (inversor) hecha con puertas NAND



## Puerta NOT (inversor) hecha con puertas NOR



### Puerta AND hecha con puertas NAND



### Puerta AND hecha con puertas NOR



## Puerta OR hecha con puertas NAND



#### Puerta OR hecha con puertas NOR



## 7.2.8. Comprobar las siguientes relaciones relativas a la función EXOR:



|     | ху                                                                                                                                                                                 | z=x⊕y                   | w=x⊕z                                            |                                                                 |  |  |
|-----|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------|--------------------------------------------------|-----------------------------------------------------------------|--|--|
|     | 0 0                                                                                                                                                                                | 0                       | 0                                                |                                                                 |  |  |
|     | 0 1                                                                                                                                                                                | 1                       | 1                                                |                                                                 |  |  |
|     | 1 0<br>1 1                                                                                                                                                                         | 1 0                     | 0<br>1                                           |                                                                 |  |  |
| Į   | <u> </u>                                                                                                                                                                           |                         | <u> </u>                                         |                                                                 |  |  |
|     | _                                                                                                                                                                                  | y = w                   | _                                                |                                                                 |  |  |
| z = | = <i>x</i> ⊕                                                                                                                                                                       | $y = \overline{x}y + x$ | <del>y</del>                                     |                                                                 |  |  |
| w:  | = <i>x</i> ⊕                                                                                                                                                                       | $z = \overline{x}z + x$ | $\overline{z} = \overline{x}(\overline{x}y +$    | $(x\overline{y}) + x(\overline{x}\overline{y} + x\overline{y})$ |  |  |
| =   | $= \overline{x}\overline{x}y + x\overline{x}\overline{y} + x(\overline{x}y \cdot x\overline{y}) = \overline{x}y + x(x + \overline{y}) \cdot (\overline{x} + y)$ $\overline{x} = 0$ |                         |                                                  |                                                                 |  |  |
| =]  | ₹y+x(                                                                                                                                                                              | <u>x</u> x+xy+x̄ȳ<br>0  | $(\overline{y} + y\overline{y}) = \overline{x}y$ | $(x, x, y, x, \overline{x}, \overline{y}) = x = 0$              |  |  |
| =   | $\bar{x}y+x$                                                                                                                                                                       | $y=(\bar{x}+x)y=$       | = <i>y</i>                                       |                                                                 |  |  |
| Po  | or tan                                                                                                                                                                             | to                      |                                                  |                                                                 |  |  |
|     | X D                                                                                                                                                                                |                         | Z                                                | w                                                               |  |  |
| Es  | s equi                                                                                                                                                                             | valente a:              |                                                  | W                                                               |  |  |
|     | ¥ 🕞                                                                                                                                                                                |                         |                                                  | <b>─</b>                                                        |  |  |

7.2.9. Obtener la tabla de verdad que corresponde a las siguientes funciones de conmutación expresadas algebraicamente:



7.2.10. Para cada una de las funciones dadas a continuación, dibujar un circuito con puertas AND, OR Y NOT que la sintetice:

a) 
$$F = \overline{xyz} + \overline{y(xz} + z)$$



b) 
$$G = (x + y + z)(x + yz)$$



c) 
$$H = (xy + xz)(x + yz)$$



## 7.2.11. Para cada circuito obtener un circuito equivalente con el mínimo número de puertas lógicas:

a)



b)



analizando la tabla de verdad vemos que W=Y

| Х                       | Y | z=x⊕y | w=x⊕z |  |  |  |
|-------------------------|---|-------|-------|--|--|--|
| 0                       | 0 | 0     | 0     |  |  |  |
| 0                       | 1 | 1     | 1     |  |  |  |
| 1                       | 0 | 1     | 0     |  |  |  |
| 1                       | 1 | 0     | 1     |  |  |  |
| <b>1 v</b> = <b>w 1</b> |   |       |       |  |  |  |

Por tanto no se necesita ninguna puerta lógica



También se puede analizar de otra manera:



### 7.2.12. Obtener la función de conmutación sintetizada por el circuito de la figura:



Por tanto la función de conmutación es:  $F = (\overline{yz} \cdot u + \overline{uv}) \cdot \overline{xy}$ 

#### 7.2.13. Para la siguiente función lógica obtener:

- 1) Obtener mediante operaciones lógicas las formas canónicas en 1ª Forma Normal (1FN) y 2ª Forma Normal (2FN)
- 2) Elaborar la tabla de verdad del circuito
- 3) Hacer el mapa de Karnaugh
- 4) Obtener a partir del mapa de Karnaugh la ecuación simplificada en suma de productos (SOP) y productos de sumas (POS)
- 5) Dibujar las representaciones en puertas lógicas del circuito correspondiente a la 1FN, 2FN, y las correspondientes de SOP y POS obtenidas del mapa de Karnaugh

$$F(A,B,C,D) = \left(\overline{\left(\overline{A + \overline{A} \cdot (\overline{B \cdot \overline{C}})}\right) + B \cdot C}\right) \cdot \overline{C \cdot D} =$$

1) Obtención de la 1FN y 2FN

$$F(A,B,C,D) = \left(\overline{\left(\overline{A+\overline{A}\cdot(\overline{B\cdot\overline{C}})}\right) + B\cdot C}\right) \cdot \overline{C\cdot D} = \left(\!\!\left(A+\overline{A}\cdot(\overline{B\cdot\overline{C}})\right)\!\!\right) \overline{B\cdot C}\right) \overline{C\cdot D} = \left(\!\!\left(A+\overline{A}\cdot(\overline{B\cdot\overline{C}})\right)\!\!\right) \overline{C\cdot D} = \left(\!\!\left(A+\overline{A}\cdot(\overline{B\cdot\overline{C}})\right)\!\!\right) \overline{C\cdot D} = \left(\!\!\left(A+\overline{A}\cdot(\overline{B\cdot\overline{C}}\right)\!\!\right) \overline{C\cdot D}$$

$$(A + \overline{A} \cdot (\overline{B} + C))(\overline{B} + \overline{C}) \cdot (\overline{C} + \overline{D}) = (A + \overline{A} \cdot \overline{B} + \overline{A} \cdot C) \cdot (\overline{B} + \overline{C}) \cdot (\overline{C} + \overline{D}) = (A + \overline{A} \cdot \overline{B} + \overline{A} \cdot C) \cdot (\overline{B} + \overline{C}) \cdot (\overline{C} + \overline{D}) = (A + \overline{A} \cdot \overline{B} + \overline{A} \cdot C) \cdot (\overline{B} + \overline{C}) \cdot (\overline{C} + \overline{D}) = (A + \overline{A} \cdot \overline{B} + \overline{A} \cdot C) \cdot (\overline{B} + \overline{C}) \cdot (\overline{C} + \overline{D}) = (A + \overline{A} \cdot \overline{B} + \overline{A} \cdot C) \cdot (\overline{B} + \overline{C}) \cdot (\overline{C} + \overline{D}) = (A + \overline{A} \cdot \overline{B} + \overline{A} \cdot C) \cdot (\overline{B} + \overline{C}) \cdot (\overline{C} + \overline{D}) = (A + \overline{A} \cdot \overline{B} + \overline{A} \cdot C) \cdot (\overline{B} + \overline{C}) \cdot (\overline{C} + \overline{D}) = (A + \overline{A} \cdot \overline{B} + \overline{A} \cdot C) \cdot (\overline{B} + \overline{C}) \cdot (\overline{C} + \overline{D}) = (A + \overline{A} \cdot \overline{B} + \overline{A} \cdot C) \cdot (\overline{B} + \overline{C}) \cdot (\overline{C} + \overline{D}) = (A + \overline{A} \cdot \overline{B} + \overline{A} \cdot C) \cdot (\overline{B} + \overline{C}) \cdot (\overline{C} + \overline{D}) = (A + \overline{A} \cdot \overline{B} + \overline{A} \cdot C) \cdot (\overline{B} + \overline{C}) \cdot (\overline{C} + \overline{D}) = (A + \overline{A} \cdot \overline{B} + \overline{A} \cdot C) \cdot (\overline{B} + \overline{C}) \cdot (\overline{C} + \overline{D}) = (A + \overline{A} \cdot \overline{B} + \overline{A} \cdot C) \cdot (\overline{B} + \overline{C}) \cdot (\overline{C} + \overline{D}) = (A + \overline{A} \cdot \overline{B} + \overline{A} \cdot C) \cdot (\overline{B} + \overline{C}) \cdot (\overline{C} + \overline{D}) = (A + \overline{A} \cdot \overline{B} + \overline{A} \cdot C) \cdot (\overline{B} + \overline{C}) \cdot (\overline{C} + \overline{D}) = (A + \overline{A} \cdot \overline{B} + \overline{A} \cdot C) \cdot (\overline{B} + \overline{C}) \cdot (\overline{C} + \overline{D}) = (A + \overline{A} \cdot \overline{B} + \overline{A} \cdot C) \cdot (\overline{B} + \overline{C}) \cdot (\overline{C} + \overline{D}) = (A + \overline{A} \cdot \overline{B} + \overline{A} \cdot C) \cdot (\overline{B} + \overline{C}) \cdot (\overline{C} + \overline{D}) = (A + \overline{A} \cdot \overline{B} + \overline{A} \cdot C) \cdot (\overline{B} + \overline{C}) \cdot (\overline{C} + \overline{D}) = (A + \overline{A} \cdot \overline{B} + \overline{A} \cdot C) \cdot (\overline{B} + \overline{C}) \cdot (\overline{C} + \overline{D}) = (A + \overline{A} \cdot \overline{B} + \overline{A} \cdot C) \cdot (\overline{B} + \overline{C}) \cdot (\overline{C} + \overline{D}) = (A + \overline{A} \cdot \overline{B} + \overline{A} \cdot C) \cdot (\overline{B} + \overline{C}) \cdot (\overline{C} + \overline{D}) = (A + \overline{A} \cdot \overline{B} + \overline{A} \cdot C) \cdot (\overline{B} + \overline{C}) \cdot (\overline{C} + \overline{D}) = (A + \overline{A} \cdot \overline{B} + \overline{A} \cdot \overline{C}) \cdot (\overline{C} + \overline{D}) = (A + \overline{A} \cdot \overline{C}) \cdot (\overline{C} + \overline{C}) \cdot (\overline{C} + \overline{C}) \cdot (\overline{C} + \overline{C}) \cdot (\overline{C} + \overline{C}) = (A + \overline{C}) \cdot (\overline{C} + \overline$$

Por el teorema de absorción  $A + \overline{A} \cdot \overline{B} = A + \overline{B}$ 

$$=(A+\overline{B}+C)\cdot(\overline{B}+\overline{C})\cdot(\overline{C}+\overline{D})$$

Tenemos la ecuación en Producto de Sumas (POS), ahora para cada producto vemos qué variable falta, y le añadimos el producto de dicha variable por su complemento (que es igual a 0) para obtener la 2FN:

Quitando los repetidos obtenemos la 2FN:

$$(A+B+\overline{C}+\overline{D})\cdot(A+\overline{B}+C+D)\cdot(A+\overline{B}+C+\overline{D})\cdot(A+\overline{B}+\overline{C}+D)\cdot(A+\overline{B}+\overline{C}+\overline{D})\cdot(A+\overline{B}+\overline{C}+\overline{D})\cdot(A+\overline{B}+\overline{C}+\overline{D})\cdot(A+\overline{B}+\overline{C}+\overline{D})\cdot(A+\overline{B}+\overline{C}+\overline{D})$$

Para obtener la 1FN multiplicamos el producto de sumas:

$$(A + \overline{B} + C) \cdot (\overline{B} + \overline{C}) \cdot (\overline{C} + \overline{D}) = (A \cdot \overline{B} + A \cdot \overline{C} + \overline{B} \cdot \overline{B} + \overline{B} \cdot \overline{C} + C \cdot \overline{B} + C \cdot \overline{C}) \cdot (\overline{C} + \overline{D}) =$$

$$= (A \cdot \overline{B} + A \cdot \overline{C} + \overline{B}) \cdot (\overline{C} + \overline{D}) = A \cdot \overline{B} \cdot \overline{C} + A \cdot \overline{B} \cdot \overline{D} + A \cdot \overline{C} \cdot \overline{C} + A \cdot \overline{C} \cdot \overline{D} + \overline{B} \cdot \overline{C} + \overline{B} \cdot \overline{D} =$$

$$= A \cdot \overline{B} \cdot \overline{C} + A \cdot \overline{B} \cdot \overline{D} + A \cdot \overline{C} + A \cdot \overline{C} \cdot \overline{D} + \overline{B} \cdot \overline{C} + \overline{B} \cdot \overline{D} = (A \cdot \overline{B} \cdot \overline{C} + \overline{B} \cdot \overline{C}) + (A \cdot \overline{B} \cdot \overline{D} + \overline{B} \cdot \overline{D}) + (A \cdot \overline{C} + A \cdot \overline{C} \cdot \overline{D}) =$$

$$=(\overline{B}\cdot\overline{C})+(\overline{B}\cdot\overline{D})+(A\cdot\overline{C})=\overline{B}\cdot\overline{C}+\overline{B}\cdot\overline{D}+A\cdot\overline{C}$$

Ya tenemos la ecuación en Suma de Productos (SOP), ahora para cada suma, vemos qué variable le falta y le multiplicamos la suma de dicha variable por su complemento (que da 1), obteniendo así la 1FN:

$$\overline{B} \cdot \overline{C} + \overline{B} \cdot \overline{D} + A \cdot \overline{C} = (A + \overline{A}) \cdot \overline{B} \cdot \overline{C} \cdot (D + \overline{D}) + (A + \overline{A}) \cdot \overline{B} \cdot (C + \overline{C}) \cdot \overline{D} + A \cdot (B + \overline{B}) \cdot \overline{C} \cdot (D + \overline{D}) =$$

$$= A \cdot \overline{B} \cdot \overline{C} \cdot D + A \cdot \overline{B} \cdot \overline{C} \cdot \overline{D} + \overline{A} \cdot \overline{B} \cdot \overline{C} \cdot D + \overline{A} \cdot \overline{B} \cdot \overline{C} \cdot \overline{D} + A \cdot \overline{B} \cdot \overline{C} \cdot \overline{D} + \overline{A} \cdot \overline{B} \cdot \overline{C} \cdot \overline{D}$$

$$+ A \cdot B \cdot \overline{C} \cdot D + A \cdot B \cdot \overline{C} \cdot \overline{D} + A \cdot \overline{B} \cdot \overline{C} \cdot \overline{D} + \overline{A} \cdot \overline{B} \cdot \overline{C} \cdot \overline{D}$$

Quitando los repetidos obtenemos la 1FN:

$$=\overline{A}\cdot\overline{B}\cdot\overline{C}\cdot\overline{D}+\overline{A}\cdot\overline{B}\cdot\overline{C}\cdot D+\overline{A}\cdot\overline{B}\cdot C\cdot\overline{D}+A\cdot\overline{B}\cdot\overline{C}\cdot\overline{D}+A\cdot\overline{B}\cdot\overline{C}\cdot D+A\cdot\overline{B}\cdot C\cdot\overline{D}+A\cdot\overline{B}\cdot\overline{C}\cdot\overline{D}+A\cdot\overline{B}\cdot\overline{C}\cdot\overline{D}$$

## 2) Elaboración de la tabla de verdad

La tabla de verdad la obtenemos directamente de la 1FN ó 2FN. Si tomamos la 1FN, cada uno de los minitérminos aporta un '1' a la tabla de verdad. Las posiciones que no se hayan rellenado irán con '0'.

Si tomamos la 2FN, cada uno de los maxitérminos aporta un '0' a la tabla de verdad. Se debe recordar, que en la tabla de verdad a partir de maxitérminos se ponen los literales complementados. En el resto de posiciones se ponen '1'.

El resultado debe ser el mismo haciéndolo por la 1FN y la 2FN. Y por tanto, la suma del número de mintérminos y maxitérminos debe ser igual al número de posibilidades: 2<sup>N</sup> (siendo N el número de variables). Para mostrarlo, en la figura se muestra la obtención de la tabla de verdad por la 1FN y la 2FN (no hace falta hacer dos tablas de verdad).



#### 3) Mapa de Karnaugh



## 4) Ecuaciones:

En suma de productos  $f = A \cdot \overline{C} + \overline{B} \cdot \overline{C} + \overline{B} \cdot \overline{D}$ En producto de sumas  $f = (A + \overline{B}) \cdot (\overline{B} + \overline{C}) \cdot (\overline{C} + \overline{D})$ 

# 5) Esquemas en puertas lógicas:





Se ve que las formas normales son mucho más complejas que las SOP y POS obtenidas por Karnaugh

## 7.2.14. Para la siguiente función lógica obtener:

- 1) Obtener mediante operaciones lógicas las formas canónicas en 1ª Forma Normal (1FN) y 2ª Forma Normal (2FN)
- 2) Elaborar la tabla de verdad del circuito
- 3) Hacer el mapa de Karnaugh
- 4) Obtener a partir del mapa de Karnaugh la ecuación simplificada en suma de productos (SOP) y productos de sumas (POS)
- 5) Dibujar las representaciones en puertas lógicas del circuito correspondiente a la 1FN, 2FN, y las correspondientes de SOP y POS obtenidas del mapa de Karnaugh

a) 
$$F(A,B,C) = (\overline{\overline{A} \cdot B + \overline{A} \cdot C + B \cdot A + B \cdot C}) + (\overline{A + \overline{B}})$$

## 1) Obtención de la 1FN y 2FN

$$F = \left( (\overline{A} \cdot \overline{B}) \cdot (\overline{A} \cdot \overline{C}) \cdot (\overline{A} \cdot \overline{B}) \cdot (\overline{B} \cdot \overline{C}) \right) + \overline{A} \cdot B = (A + \overline{B}) \cdot (A + \overline{C}) \cdot (\overline{A} + \overline{B}) \cdot (\overline{B} + \overline{C}) + \overline{A} \cdot B = \left( (A + \overline{B}) \cdot (\overline{A} + \overline{B}) \right) (A + \overline{C}) \cdot (\overline{B} + \overline{C}) + \overline{A} \cdot B = \overline{C}$$

Como 
$$(A + \overline{B}) \cdot (\overline{A} + \overline{B}) = (A \cdot \overline{A}) + \overline{B} = 0 + \overline{B} = \overline{B}$$
 entonces:

$$= \overline{B} \cdot (A + \overline{C}) \cdot (\overline{B} + \overline{C}) + \overline{A} \cdot B$$

### Para ponerla en SOP:

$$\overline{B} \cdot (A + \overline{C}) \cdot (\overline{B} + \overline{C}) + \overline{A} \cdot B = \overline{B} \cdot (A \cdot \overline{B} + A \cdot \overline{C} + \overline{B} \cdot \overline{C} + \overline{C}) + \overline{A} \cdot B = A \cdot \overline{B} + A \cdot \overline{B} \cdot \overline{C} + \overline{B} \cdot \overline{C} + \overline{A} \cdot B$$

$$= A \cdot \overline{B} + \overline{B} \cdot \overline{C} + \overline{A} \cdot B$$

#### Obtenemos la 1FN:

$$A \cdot \overline{B} \cdot (C + \overline{C}) + (A + \overline{A}) \cdot \overline{B} \cdot \overline{C} + \overline{A} \cdot B \cdot (C + \overline{C}) =$$

$$= A \cdot \overline{B} \cdot C + A \cdot \overline{B} \cdot \overline{C} + A \cdot \overline{B} \cdot \overline{C} + \overline{A} \cdot \overline{B} \cdot \overline{C} + \overline{A} \cdot B \cdot \overline{C}$$

$$\mathbf{1FN:} \ A \cdot \overline{B} \cdot C + A \cdot \overline{B} \cdot \overline{C} + \overline{A} \cdot B \cdot C + \overline{A} \cdot B \cdot \overline{C} + \overline{A} \cdot B \cdot \overline{C}$$

Para la 2FN obtenemos la ecuación en POS:

$$(\overline{B} \cdot (A + \overline{C}) \cdot (\overline{B} + \overline{C})) + \overline{A} \cdot B = ((\overline{B} \cdot (A + \overline{C}) \cdot (\overline{B} + \overline{C})) + \overline{A}) ((\overline{B} \cdot (A + \overline{C}) \cdot (\overline{B} + \overline{C})) + B) = ((\overline{A} + \overline{B}) \cdot (A + \overline{A} + \overline{C}) \cdot (\overline{A} + \overline{B} + \overline{C})) ((B + \overline{B}) \cdot (A + B + \overline{C}) \cdot (B + \overline{B} + \overline{C})) = ((\overline{A} + \overline{B}) \cdot (A + \overline{A} + \overline{C}) \cdot (\overline{A} + \overline{B} + \overline{C})) = ((\overline{A} + \overline{B}) \cdot (A + \overline{A} + \overline{C}) \cdot (\overline{A} + \overline{B} + \overline{C})) = ((\overline{A} + \overline{B}) \cdot (A + \overline{A} + \overline{C}) \cdot (\overline{A} + \overline{B} + \overline{C})) = ((\overline{A} + \overline{B}) \cdot (A + \overline{A} + \overline{C}) \cdot (\overline{A} + \overline{B} + \overline{C})) = ((\overline{A} + \overline{B}) \cdot (A + \overline{A} + \overline{C}) \cdot (\overline{A} + \overline{B} + \overline{C})) = ((\overline{A} + \overline{B}) \cdot (A + \overline{A} + \overline{C}) \cdot (\overline{A} + \overline{B} + \overline{C})) = ((\overline{A} + \overline{B}) \cdot (A + \overline{A} + \overline{C}) \cdot (\overline{A} + \overline{B} + \overline{C})) = ((\overline{A} + \overline{B}) \cdot (A + \overline{A} + \overline{C}) \cdot (\overline{A} + \overline{B} + \overline{C})) = ((\overline{A} + \overline{C}) \cdot (\overline{A} + \overline{B} + \overline{C})) = ((\overline{A} + \overline{C}) \cdot (\overline{A} + \overline{B} + \overline{C})) = ((\overline{A} + \overline{C}) \cdot (\overline{A} + \overline{C}) \cdot (\overline{A} + \overline{C}) \cdot (\overline{A} + \overline{C})) = ((\overline{A} + \overline{C}) \cdot (\overline{A} + \overline{C}) \cdot (\overline{A} + \overline{C})) = ((\overline{A} + \overline{C}) \cdot (\overline{A} + \overline{C}) \cdot (\overline{A} + \overline{C})) = ((\overline{A} + \overline{C}) \cdot (\overline{A} + \overline{C}) \cdot (\overline{A} + \overline{C})) = (\overline{A} + \overline{C}) \cdot (\overline{A} + \overline{C}) \cdot (\overline{A} + \overline{C}) = (\overline{A} + \overline{C}) \cdot (\overline{A} + \overline{C}) = (\overline{A} + \overline{C}) \cdot (\overline{A} + \overline{C}) \cdot (\overline{A} + \overline{C}) = (\overline{A} + \overline{C}) \cdot (\overline{A} + \overline{C}) \cdot (\overline{A} + \overline{C}) = (\overline{A} + \overline{C}) \cdot (\overline{A} + \overline{C}) \cdot (\overline{A} + \overline{C}) = (\overline{A} + \overline{C}) \cdot (\overline{A} + \overline{C}) \cdot (\overline{A} + \overline{C}) = (\overline{A} + \overline{C}) \cdot (\overline{A} + \overline{C}) \cdot (\overline{A} + \overline{C}) = (\overline{A} + \overline{C}) \cdot (\overline{A} + \overline{C}) \cdot (\overline{A} + \overline{C}) = (\overline{A} + \overline{C}) \cdot (\overline{A} + \overline{C}) = (\overline{A} + \overline{C}) \cdot (\overline{A} + \overline{C}) \cdot (\overline{A} + \overline{C}) = (\overline{A} + \overline{C}) \cdot (\overline{A} + \overline{C}) \cdot (\overline{A} + \overline{C}) = (\overline{A} + \overline{C}) \cdot (\overline{A} + \overline{C}) \cdot (\overline{A} + \overline{C}) = (\overline{A} + \overline{C}) \cdot (\overline{A} + \overline{C}) \cdot (\overline{A} + \overline{C}) = (\overline{A} + \overline{C}) \cdot (\overline{A} + \overline{C}) = (\overline{A} + \overline{C}) \cdot (\overline{A} + \overline{C}) \cdot (\overline{A} + \overline{C}) = (\overline{A} + \overline{C}) \cdot (\overline{A} + \overline{C}) \cdot (\overline{A} + \overline{C}) = (\overline{A} + \overline{C}) \cdot (\overline{A} + \overline{C}) \cdot (\overline{A} + \overline{C}) = (\overline{A} + \overline{C}) \cdot (\overline{A} + \overline{C}) \cdot (\overline{A} + \overline{C}) = ($$

$$= \left( (\overline{A} + \overline{B}) \cdot (1 + \overline{C}) \cdot (\overline{A} + \overline{B} + \overline{C}) \right) \left( 1 \cdot (A + B + \overline{C}) \cdot (1 + \overline{C}) \right) = (\overline{A} + \overline{B}) \cdot (\overline{A} + \overline{B} + \overline{C}) \cdot (A + B + \overline{C}) = (\overline{A} + \overline{B}) \cdot (A + B + \overline{C})$$

#### Obtenemos la 2FN:

$$= (\overline{A} + \overline{B} + (C \cdot \overline{C})) \cdot (A + B + \overline{C}) = (\overline{A} + \overline{B} + C) \cdot (\overline{A} + \overline{B} + \overline{C}) \cdot (A + B + \overline{C})$$

$$\mathbf{2FN:} \ (\overline{A} + \overline{B} + \overline{C}) \cdot (\overline{A} + \overline{B} + C) \cdot (A + B + \overline{C})$$

2) Elaboración de la tabla de verdad



3) Mapa de Karnaugh



## 4) Ecuaciones

En suma de productos  $f = \overline{A} \cdot B + A \cdot \overline{B} + \overline{B} \cdot \overline{C}$ En producto de sumas  $f = (\overline{A} + \overline{B}) \cdot (A + B + \overline{C})$ 

5) Esquemas en puertas lógicas:





## 7.2.15. Del circuito siguiente obtener:

- 1) La ecuación de la salida en suma de productos
- 2) La tabla de verdad del circuito
- 3) Hacer el mapa de Karnaugh
- 4) Obtener a partir del mapa de Karnaugh la ecuación simplificada en suma de productos (SOP) y productos de sumas (POS)
- 5) Dibujar el esquema en puertas de las ecuaciones en suma de productos y producto de sumas simplificadas

## 1) Ecuación de la salida en suma de productos

Identificamos la ecuación de cada señal en el esquema:

#### Y obtenemos la ecuación en SOP:



$$X=((\overline{A}\cdot E)\cdot (\overline{B}\cdot F))\oplus (\overline{A}\cdot E)$$

$$(\overline{A}\cdot E+\overline{B}\cdot F)\oplus (A+\overline{E})=$$

$$(\overline{A}\cdot E+\overline{B}\cdot F)\cdot (\overline{A+\overline{E}})+(\overline{A}\cdot E+\overline{B}\cdot F)\cdot (A+\overline{E})=$$

$$(\overline{A}\cdot E+\overline{B}\cdot F)\cdot \overline{A}\cdot E+(\overline{A}\cdot E)\cdot (\overline{B}\cdot F)\cdot (A+\overline{E})=$$

$$\overline{A}\cdot E+(A+\overline{E})\cdot (B+\overline{F})\cdot (A+\overline{E})=$$

$$\overline{A}\cdot E+(A+\overline{E})\cdot (B+\overline{F})=$$

$$\overline{A}\cdot E+A\cdot B+A\cdot \overline{F}+B\cdot \overline{E}+\overline{E}\cdot \overline{F}$$

$$X = \overline{A} \cdot E + A \cdot B + A \cdot \overline{F} + B \cdot \overline{E} + \overline{E} \cdot \overline{F}$$

## 2) Tabla de verdad

Una de las maneras de elaborar la tabla de verdad es ir evaluando los valores a las salidas de cada una de las puertas.

|   |   |   |   | $A+\overline{E}$ | B+F | R∙S | P⊕R |
|---|---|---|---|------------------|-----|-----|-----|
| Α | В | Е | F | R                | S   | P   | Х   |
| 0 | 0 | 0 | 0 | 1                | 1   | 0   | 1   |
| 0 | 0 | 0 | 1 | 1                | 0   | 1   | 0   |
| 0 | 0 | 1 | 0 | 0                | 1   | 1   | 1   |
| 0 | 0 | 1 | 1 | 0                | 0   | 1   | 1   |
| 0 | 1 | 0 | 0 | 1                | 1   | 0   | 1   |
| 0 | 1 | 0 | 1 | 1                | 1   | 0   | 1   |
| 0 | 1 | 1 | 0 | 0                | 1   | 1   | 1   |
| 0 | 1 | 1 | 1 | 0                | 1   | 1   | 1   |
| 1 | 0 | 0 | 0 | 1                | 1   | 0   | 1   |
| 1 | 0 | 0 | 1 | 1                | 0   | 1   | 0   |
| 1 | 0 | 1 | 0 | 1                | 1   | 0   | 1   |
| 1 | 0 | 1 | 1 | 1                | 0   | 1   | 0   |
| 1 | 1 | 0 | 0 | 1                | 1   | 0   | 1   |
| 1 | 1 | 0 | 1 | 1                | 1   | 0   | 1   |
| 1 | 1 | 1 | 0 | 1                | 1   | 0   | 1   |
| 1 | 1 | 1 | 1 | 1                | 1   | 0   | 1   |

3) Mapa de Karnaugh





4) Ecuaciones en SOP y POS





5) Esquema de la ecuaciones en SOP y POS simplificadas





### 7.2.16. Del circuito siguiente obtener:

- 1) La ecuación de la salida en suma de productos
- 2) La tabla de verdad del circuito
- 3) Hacer el mapa de Karnaugh
- 4) Obtener a partir del mapa de Karnaugh la ecuación simplificada en suma de productos (SOP) y productos de sumas (POS)
- 5) Dibujar el esquema en puertas de las ecuaciones en suma de productos y producto de sumas simplificadas

## 1) Ecuación de la salida en suma de productos



$$Z = A \cdot \overline{B} + \overline{A} \cdot B + B \cdot C$$

# 2) Tabla de verdad minimizadas

3 y 4) Mapa de Karnaugh y ecuaciones



5) Esquema en puertas de la ecuaciones en SOP y POS simplificadas:





# 8. Bloques combinacionales

## 8.1. Enunciados

8.1.1. Realizar un multiplexor de 4 entradas de datos en función de multiplexores de 2 entradas de datos



8.1.2. Realizar un multiplexor de 2 entradas de datos de dos bits de ancho, en función de multiplexores de 2 entradas de datos de un bit de ancho.



- 8.1.3. Realizar un decodificador de 4 entradas y 16 salidas a partir de decodificadores de 2 entradas y 4 salidas.
- 8.1.4. Explicar **brevemente** la implementación de una función lógica mediante un multiplexor y un decodificador. ¿Cuál de las dos opciones es preferible?

## 8.2. Soluciones

# 8.2.1. Realizar un multiplexor de 4 entradas de datos en función de multiplexores de 2 entradas de datos



# 8.2.2. Realizar un multiplexor de 2 entradas de datos de dos bits de ancho, en función de multiplexores de 2 entradas de datos de un bit de ancho.

Simplemente hay que tomar un Dibujado todo junto queda:



# 8.2.3. Realizar un decodificador de 4 entradas y 16 salidas a partir de decodificadores de 2 entradas y 4 salidas.

La tabla de verdad del decodificador de 2 a 4 es la siguiente:



| E | A1 | Α0 | <b>S</b> 3 | S2 | S1 | S0 |
|---|----|----|------------|----|----|----|
| 0 | Х  | Х  | 0          | 0  | 0  | 0  |
| 1 | 0  | 0  | 0          | 0  | 0  | 1  |
| 1 | 0  | 1  | 0          | 0  | 1  | 0  |
| 1 | 1  | 0  | 0          | 1  | 0  | 0  |
| 1 | 1  | 1  | 1          | 0  | 0  | 0  |

SEL D

S15



Y la tabla de verdad del decodificador que queremos obteneres la siguiente:

En la tabla de verdad vemos que las señales de salida se han agrupado de cuatro en cuatro. En la siguiente figura se han separado estos grupos más el caso en que E='0'.



Podemos ver que para cada grupo se puede utilizar un decodificador de 2 a 4. Todos los decodificadores tendrán las mismas entradas A1 y A0. La única diferencia está en las salidas a las que se conecta cada decodificador, y la habilitación. Por ejemplo, el primer decodificador tendrá como salidas S0, S1, S2 y S3 y sólo estará habilitado cuando A3='0' y A2='0'; el segundo decodificador estará habilitado cuando A3='0' y A2='1'. Y de manera similar para el tercer y cuarto decodificador (como lo muestra la figura).

Así que usaremos cuatro decodificadores de 2 a 4 para las 16 salidas. Además necesitaremos crear la lógica que se encargue de habilitar cada decodificador. Si nos fijamos en las señales A3 y A2 de la tabla de verdad, y de cómo habilitan a cada decodificador, podemos extraer la tabla de verdad de la figura. En ella se ponen las señales de habilitación de cada decodificador (E4, E3, E2, E1) en función de la habilitación general (E) y las entradas A3 y A2. Podemos ver que la tabla de verdad se corresponde con la tabla de verdad de un decodificador de 2 a 4, así que para las señales de habilitación de los cuatro decodificadores usaremos otro decodificador de 2 a 4.

Señales de habilitación de los 4 decodificadores

| E | А3 | A2 | E4 | E3 | E2 | E1  |                                            |
|---|----|----|----|----|----|-----|--------------------------------------------|
| 0 | Х  | Х  | 0  | 0  | 0  | 0 — | ➤ Ningún decodificador habilitado          |
| 1 | 0  | 0  | 0  | 0  | 0  | 1 — | → 1 <sup>er</sup> decodificador habilitado |
| 1 | 0  | 1  | 0  | 0  | 1  | 0 — | → 2º decodificador habilitado              |
| 1 | 1  | 0  | 0  | 1  | 0  | 0 — | → 3 <sup>er</sup> decodificador habilitado |
| 1 | 1  | 1  | 1  | 0  | 0  | 0 — | → 4° decodificador habilitado              |

Y conectamos los decodificadores:



8.2.4. Explicar **brevemente** la implementación de una función lógica mediante un multiplexor y un decodificador. ¿Cuál de las dos opciones es preferible?

#### Con un multiplexor:

Si tenemos el mismo número de variables que señales de selección, simplemente hay que poner unos o ceros en las entradas del multiplexor según los términos mínimos de la función a realizar.

Si tenemos mayor número de variable, se puede obtener la función lógica o el mapa de Karnaugh, agrupando las variables según las variables que se hayan escogido como señales de selección.

Mismo número de variables que entradas de selección

Mayor número de variables que entradas de selección

 $Y(A,B,C,D)=\Sigma m(1,2,6,7,10,14,15)$ 





#### Con un decodificador:

Si tenemos el mismo número de variables que entradas del decodificador, se unen con una puerta OR todas las salidas correspondientes a los términos mínimos de la función.

$$Z(A,B) = \sum m(1,2) = \overline{A} \cdot B + A \cdot \overline{B}$$

$$DECOD2a4$$

$$A \longrightarrow TO \qquad SO \qquad m0$$



#### Ventajas:

Si se tiene el mismo número de variables que entradas de selección, la ventaja del multiplexor es que no hace falta añadir ninguna puerta externa. Sin embargo con el decodificador necesitamos una puerta OR.

Por otro lado, con más variables que entradas de selección el multiplexor reduce la complejidad del mapa de Karnaugh.

El decodificador también podría utilizarse cuando hubiese más variables que señales de entrada, aunque el método de diseño no es tan fácil como el empleado en el multiplexor



## 9. Elementos de memoria

## 9.1. Enunciados

9.1.1. Realizar un biestable J-K a partir de un biestable T. Explicar el procedimiento

## 9.2. Enunciados

## 9.2.1. Realizar un biestable J-K a partir de un biestable T. Explicar el procedimiento

1) Ponemos la tabla de verdad completa de lo que queremos: el biestable J-K

| J | K | Q(t-1) | Q(t) |
|---|---|--------|------|
| 0 | 0 | 0      | 0    |
| 0 | 0 | 1      | 1    |
| 0 | 1 | 0      | 0    |
| 0 | 1 | 1      | 0    |
| 1 | 0 | 0      | 1    |
| 1 | 0 | 1      | 1    |
| 1 | 1 | 0      | 1    |
| 1 | 1 | 1      | 0    |

2) Incluimos en la tabla una columna que nos diga cómo obtener el paso de Q(t-1) a Q(t) con lo que partimos: el biestable T

| J | K | Q(t-1) | Q(t) | Т |
|---|---|--------|------|---|
| 0 | 0 | 0      | 0    | 0 |
| 0 | 0 | 1      | 1    | 0 |
| 0 | 1 | 0      | 0    | 0 |
| 0 | 1 | 1      | 0    | 1 |
| 1 | 0 | 0      | 1    | 1 |
| 1 | 0 | 1      | 1    | 0 |
| 1 | 1 | 0      | 1    | 1 |
| 1 | 1 | 1      | 0    | 1 |

 $Como\ es\ un\ biestable\ T,\ cuando\ Q(t)\ sea\ igual\ a\ Q(t-1),\ T\ ser\'a\ '0'\ .\ Mientras\ que\ cuando\ sean\ distintos\ T\ tendr\'a\ que\ ser\ '1'$ 

3) Ahora, con las entradas J, K y Q(t-1) hallamos la lógica necesaria para obtener T

| J | ĸ | Q(t-1) | T |
|---|---|--------|---|
| 0 | 0 | 0      | 0 |
| 0 | 0 | 1      | 0 |
| 0 | 1 | 0      | 0 |
| 0 | 1 | 1      | 1 |
| 1 | 0 | 0      | 1 |
| 1 | 0 | 1      | 0 |
| 1 | 1 | 0      | 1 |
| 1 | 1 | 1      | 1 |

4) Esto lo hacemos mediante su mapa de Karnaugh



## 5) Y dibujamos el circuito final





## 10. Análisis de circuitos 1

## 10.1. Enunciados

- 10.1.1. Dibujar la forma de onda a la salida del circuito de la figura durante 6 ciclos de la señal de reloj CLK, considerando
  - a) El circuito ideal, es decir, los tiempos de propagación de las puertas son 0 ns.
  - b) Tiempo de propagación de las puertas vale  $\delta$ =10ns. La frecuencia de la señal de reloj es de 1 MHz.



10.1.2. Completar el cronograma adjunto para el circuito de la figura. ¿Cuál es el cometido de este circuito lógico?



10.1.3. Completar la tabla de verdad que describe el siguiente circuito lógico. Indicar a qué biestable corresponde el circuito, y qué señales son A y B



| A | В | Q(t) | Operación |
|---|---|------|-----------|
|   |   |      |           |
|   |   |      |           |
|   |   |      |           |
|   |   |      |           |
|   |   |      |           |

### 10.2. Soluciones

- 10.2.1. Dibujar la forma de onda a la salida del circuito de la figura durante 6 ciclos de la señal de reloj CLK, considerando
  - a) El circuito ideal, es decir, los tiempos de propagación de las puertas son 0 ns.
  - b) Tiempo de propagación de las puertas vale  $\delta$ =10ns. La frecuencia de la señal de reloj es de 1 MHz.



a) Si el circuito fuese ideal, el efecto de las puertas NAND, que funcionan como inversores, se anula, y por tanto en ambas entradas de la XOR tendríamos la misma señal CLK. Por tanto, la salida sería '0' durante todo el tiempo.



**b**) El circuito es real, y tanto las puertas NAND como la XOR introducen retardo. Así que transcurre un tiempo desde que hay una transición en la señal CLK hasta que se estabiliza SALIDA.

Cada puerta hace que haya un retardo y por lo tanto se van acumulando como muestra la siguiente figura (no está a escala). Al final la salida es 1 en los instantes cuando CLK≠S3, aunque también ésta salida sufre el retardo debido a la XOR.



En 6 ciclos de reloj, el cronograma sería como el siguiente (no está a escala)



10.2.2. Completar el cronograma adjunto para el circuito de la figura. ¿Cuál es el cometido de este circuito lógico?



El circuito detecta flancos de bajada de la señal de entrada Ent, es decir, cuando en la señal Ent hay una transición de 1 a 0, por medio de la salida sal el circuito da un pulso que dura un ciclo de reloj.

¿Por qué? Primero, el biestable Q1 copia el valor de la señal Ent después de cada flanco de subida del reloj. Luego, en el siguiente flanco de reloj el biestable Q2, copia el valor de Q1, y por tanto, Q2 es exactamente igual que la señal Q1, salvo que está retrasada un ciclo de reloj.

Así que para cada pulso (subida y bajada) de la señal Ent, sólo habrá un ciclo de reloj en el que Q1 = 0 y Q2 = 1, en dicho ciclo de reloj es cuando se activa la señal Sal

Para que las transiciones de Ent sean detectadas, el pulso debe durar como mínimo un ciclo de reloj.



10.2.3. Completar la tabla de verdad que describe el siguiente circuito lógico. Indicar a qué biestable corresponde el circuito, y qué señales son A y B



| A | В | Q(t)   | Operación          |
|---|---|--------|--------------------|
| 0 | 0 | Q(t-1) | Mantiene Q         |
| 0 | 1 | 0      | Puesta a 0 (Reset) |
| 1 | 0 | 1      | Puesta a 1 (Set)   |
| 1 | 1 | 1      |                    |

Es equivalente a un latch S-R asíncrono, en el que:

- A es equivalente a S (Set)
- B es equivalente a R (Reset)
- Y en el que nunca se debe dar la condición A=B='1' (condición prohibida).



## 11. Toldo automático

## 11.1. Enunciado

Se desea realizar un circuito de control para el toldo de una terraza de una vivienda. El toldo tiene la función tanto de dar sombra como de proteger del viento y de la lluvia. Así que es un toldo resistente al viento y a la lluvia, manteniendo la terraza seca en los días de lluvia.

Para el circuito de control tenemos las siguientes entradas:

- Señal S: Indica si hay sol
- Señal L: Indica si llueve
- Señal V: Indica si hay mucho viento
- Señal F: Indica si hace frío en el interior de la casa.

Según los valores de estas entradas se bajará o subirá el toldo. Esto se realizará mediante la señal de salida BT (Bajar Toldo). Si BT='1' indica que el toldo debe estar extendido (bajado) y si BT='0' indica que el toldo debe estar recogido (subido).

El sistema se muestra en la figura.



El circuito que acciona el toldo que debe funcionar según las siguientes características:

- Independientemente del resto de señales de entrada, siempre que llueva se debe de extender el toldo para evitar que se moje la terraza. No se considerará posible que simultáneamente llueva y haga sol.
- Si hace viento se debe extender el toldo para evitar que el viento moleste. Sin embargo, hay una excepción: aún cuando haya viento, si el día está soleado y hace frío en la casa, se recogerá el toldo para que el sol caliente la casa.
- Por último, si no hace viento ni llueve, sólo se bajará el toldo en los días de sol y cuando haga calor en el interior, para evitar que se caliente mucho la casa.

#### Se pide

- a) Realizar la tabla de verdad de la señal que controla el toldo (BT) a partir de las señales S, L, V y F.
- b) Obtener la expresión reducida en suma de productos, y producto de sumas
- c) Dibujar el esquema en puertas de estas expresiones
- d) Dibujar el diagrama de bloques para una variante del circuito en el que mediante un interruptor seleccionemos que el control del toldo sea manual o automático. De modo que:
  - Cuando el control sea automático, funcionará como se ha descrito hasta ahora.
  - Cuando el control sea manual, podremos hacer que el toldo suba o baje por medio de dos pulsadores. Un pulsador dará la orden de recoger el toldo y el otro de bajarlo. En este modo manual, el circuito deberá mantener la última orden pulsada después de soltar los pulsadores. Si se pulsan ambos pulsadores a la vez el comportamiento no será predecible.

## 11.2. Solución

#### a) Tabla de verdad

(Otro orden de las variables en la tabla de verdad es igualmente válido)



#### c) Expresión reducida en suma de productos y productos de sumas



#### d) Esquema en puertas



#### e) Variante

La selección la realizamos con un multiplexor, que va a escoger la señal del circuito combinacional que acabamos de realizar en caso de que AUTO='1', en otro caso deberá tomar la selección que se haya tomado con los pulsadores. Debido a que son pulsadores, tenemos que guardar el valor del último pulsador. Lo podemos hacer con un latch S-R. Se podía haber hecho también con un biestable.





## 12. Riego automático

## 12.1. Enunciado

Se desea hacer un circuito de riego automático como el mostrado en la figura. El circuito deberá accionar la bomba en las siguientes condiciones

- El circuito accionará la bomba solamente cuando la tierra esté seca, pero antes debe comprobar las siguientes condiciones:
- Para evitar que la bomba se estropee por funcionar en vacío, nunca se accionará la bomba cuando el depósito de agua esté vacío.
- Si hay restricciones en el riego (época de verano), sólo se podrá regar de noche.
- En el resto del año (si no hay restricciones) se podrá regar de día y de noche (si la tierra está seca).



Para la implementación del circuito se dispone de las siguientes entradas:

• S: Señal que indica si la tierra está seca.

Tierra seca: S=1 ; Tierra húmeda: S=0

• R: Señal que indica si hay restricciones en el riego (es verano):

Hay restricciones: R=1 No hay restricciones: R=0

• D: Señal que indica si es de día o de noche:

Día: D=1 : Noche: D=0

• V: Señal que indica si el depósito de agua está vacío:

Vacío: V=1 ; Hay agua: V=0

Y la salida B, que accionará la bomba para regar: Bomba funcionando: B=1; Bomba apagada B=0 Con esta información se debe:

- a) Elaborar la tabla de verdad del circuito
- b) Obtener la ecuación en la primera forma normal
- c) Hacer el mapa de Karnaugh
- d) Obtener la ecuación simplificada en suma de productos y productos de suma
- e) Representar ambas ecuaciones simplificadas (SOP y POS) en puertas lógicas

## 12.2. Solución

## a y b) Tabla de verdad y 1FN



c) Mapa de Karnaugh



L

d) Ecuaciones simplificadas:

e) Esquema en puertas de la ecuaciones en SOP y POS simplificadas:





## 13. Detector de números primos en BCD-XS-3

## 13.1. Enunciado

Se quiere realizar un circuito que reciba un número BCD-XS3 (4 bits) y devuelva '1' si el número recibido es primo, y devuelva '0' si no lo es.

Se considerará el número 1 como número primo. El cero no es un número primo.

En ningún caso el circuito recibirá números que no estén codificados en BCD-XS3.

#### Se pide:

- a) Realizar la tabla de verdad de la señal de salida.
- b) Obtener la expresión reducida en suma de productos, y producto de sumas
- c) Dibujar el esquema en puertas de estas expresiones

### 13.2. Solución

Como los BCD-XS3 van de 0 a 9, los números primos son: 1,2,3,5,7 (ya que se especifica que el uno se considera como primo).

Entonces la tabla de verdad para la señal de salida P es

|    |    |    |    |     | _ | número que representa |
|----|----|----|----|-----|---|-----------------------|
| A3 | A2 | A1 | A0 | Num | P | • •                   |
| 0  | 0  | 0  | 0  | _   | Х | No son posibles, ya   |
| 0  | 0  | 0  | 1  | -   | Х | que no son un         |
| 0  | 0  | 1  | 0  | _   | Х | números BCD-XS3       |
| 0  | 0  | 1  | 1  | 0   | 0 |                       |
| 0  | 1  | 0  | 0  | 1   | 1 |                       |
| 0  | 1  | 0  | 1  | 2   | 1 |                       |
| 0  | 1  | 1  | 0  | 3   | 1 |                       |
| 0  | 1  | 1  | 1  | 4   | 0 |                       |
| 1  | 0  | 0  | 0  | 5   | 1 |                       |
| 1  | 0  | 0  | 1  | 6   | 0 |                       |
| 1  | 0  | 1  | 0  | 7   | 1 |                       |
| 1  | 0  | 1  | 1  | 8   | 0 |                       |
| 1  | 1  | 0  | 0  | 9   | 0 |                       |
| 1  | 1  | 0  | 1  | -   | Х | No son posibles, ya   |
| 1  | 1  | 1  | 0  | -   | Х | que no son un         |
| 1  | 1  | 1  | 1  | _   | Х | números BCD-XS3       |

Usamos los mapas de Karnaugh para obtener las expresiones:



La representación en puertas queda:





## 14. Alarma de incendios

## 14.1. Enunciado

Se quiere realizar un circuito para activar la alarma de incendios (**A**) para la evacuación de un edificio. Para ello se tiene un sensor de gases (**G**), un sensor de humos (**H**), y dos señales procedentes de un termómetro que indican si la temperatura es mayor de 45°C (**T45**) y si la temperatura es mayor de 60°C (**T60**).

Debido a que a veces los sensores detectan humos y gases que no siempre proceden de incendios (por ejemplo de los cigarrillos o las cocinas), para evitar falsas alarmas, la señal A se activará cuando se cumplan las siguientes condiciones:

- Si la temperatura es mayor de 60°C siempre se activará la alarma
- Si la temperatura está entre 45°C y 60°C se activará la alarma sólo si han detectado gases o humos (o ambos).
- Si la temperatura es menor de 45°C se activará la alarma sólo si se detectan gases y humos

Resumiendo, las 4 señales binarias de entrada y la salida:

- G: vale '1' si se detecta GAS resultante de la combustión.
- **H:** vale '1' si se detecta **HUMO**.
- **T45**: vale '1' si la temperatura es superior a 45°C
- **T60**: vale '1' si la temperatura es superior a 60°C

La señal de salida A (alarma) se activará a nivel alto

#### Se pide

- a) Realizar la tabla de verdad de la señal de alarma (A) a partir de las señales de entrada (G, H, T45, T60). Explicarla brevemente.
- b) Obtener la expresión reducida en suma de productos y producto de sumas
- c) Dibujar el esquema en puertas de estas expresiones

#### 14.2. Solución

a) Tabla de verdad



b) Expresión reducida en suma de productos (SOP) y producto de sumas (POS)



## c) Esquema en puertas de estas expresiones





## 15. Comparador

## 15.1. Enunciado

Realizar un circuito que recibe dos números binarios puros (sin signo): A[3,0], B[3,0] e indica por la salida S si A es mayor que B

Especificaciones y notas de ayuda al diseño:

- La salida S='1' cuando A>B, en otro caso S='0'.
- El bit más significativo es el bit 3.
- Debe obtenerse la función mínima mediante mapas de Karnaugh, pero debido a que el circuito tiene 8 entradas y resulta difícil de hacer el mapa de Karnaugh con tantas variables, el circuito se implementará en dos módulos. La implementación se muestra en la figura del final.
- Primero se deberá realizar un circuito que compare los dos bits menos significativos de A y B, y devuelva '1' si el número  $(A_1A_0)$  es mayor que el número  $(B_1B_0)$ . Esta salida (N) será la entrada del segundo comparador.
- Después de haber hecho el primer comparador (de 4 entradas) se realizará el segundo comparador (de 5 entradas). Este comparador recibe los dos bits más significativos de A y B, y la señal N que indica si (A<sub>1</sub>A<sub>0</sub>)> (B<sub>1</sub>B<sub>0</sub>).
- El segundo comparador es muy similar al primero, únicamente cuando (A<sub>3</sub>A<sub>2</sub>)= (B<sub>3</sub>B<sub>2</sub>) será necesario utilizar la señal N.
- Para el mapa de Karnaugh del segundo comparador se recomienda tomar la señal N como la 5ª variable.
- Representar el circuito final en esquema de puertas



### 15.2. Solución

Primero representamos la tabla de verdad del primer comparador y dibujamos su mapa de Karnaugh, obteniendo a partir de él la ecuación lógica en suma de productos (pues sale más pequeña que en producto de sumas).





Una vez que tenemos la ecuación lógica del primer comparador, ya podemos representarlo en puertas lógicas:



El segundo comparador, tiene una entrada más (N), cuando N es cero la tabal de verdad es igual que la del primer comparador. Mientras que cuando N=1, M valdrá 1 cuando  $A_3A_2=B_3B_2$ 

| N= | o <sub>igual</sub> | que al | anterior |
|----|--------------------|--------|----------|
|    |                    |        |          |

| igual que al anterior |    |    |    |    |   |
|-----------------------|----|----|----|----|---|
| N                     | А3 | A2 | в3 | В2 | М |
| 0                     | 0  | 0  | 0  | 0  | 0 |
| 0                     | 0  | 0  | 0  | 1  | 0 |
| 0                     | 0  | 0  | 1  | 0  | 0 |
| 0                     | 0  | 0  | 1  | 1  | 0 |
| 0                     | 0  | 1  | 0  | 0  | 1 |
| 0                     | 0  | 1  | 0  | 1  | 0 |
| 0                     | 0  | 1  | 1  | 0  | 0 |
| 0                     | 0  | 1  | 1  | 1  | 0 |
| 0                     | 1  | 0  | 0  | 0  | 1 |
| 0                     | 1  | 0  | 0  | 1  |   |
| 0                     | 1  | 0  | 1  | 0  | 0 |
| 0                     | 1  | 0  | 1  | 1  | 0 |
| 0                     | 1  | 1  | 0  | 0  | 1 |
| 0                     | 1  | 1  | 0  | 1  | 1 |
| 0                     | 1  | 1  | 1  | 0  | 1 |
| 0                     | 1  | 1  | 1  | 1  | 0 |
| 1                     | 1  |    | 1  |    |   |

| N=1 cuando A3=B3 y A2=B2 $\rightarrow$ M= | 1 |
|-------------------------------------------|---|
|-------------------------------------------|---|

|   |    |           | •  |    |             |  |
|---|----|-----------|----|----|-------------|--|
| N | А3 | <b>A2</b> | в3 | В2 | М           |  |
| 1 | 0  | 0         | 0  | 0  | 1           |  |
| 1 | 0  | 0         | 0  | 1  | 1<br>0      |  |
| 1 | 0  | 0         | 1  | 0  | 0           |  |
| 1 | 0  | 0         | 1  | 1  | 0           |  |
| 1 | 0  | 1         | 0  | 0  | 1           |  |
| 1 | 0  | 1         | 0  | 1  | 1<br>1<br>0 |  |
| 1 | 0  | 1         | 1  | 0  | 0           |  |
| 1 | 0  | 1         | 1  | 1  | 0           |  |
| 1 | 1  | 0         | 0  | 0  | 1           |  |
| 1 | 1  | 0         | 0  | 1  | 1           |  |
| 1 | 1  | 0         | 1  | 0  | 1           |  |
| 1 | 1  | 0         | 1  | 1  | 0           |  |
| 1 | 1  | 1         | 0  | 0  | 1           |  |
| 1 | 1  | 1         | 0  | 1  | 1           |  |
| 1 | 1  | 1         | 1  | 0  | 1           |  |
| 1 | 1  | 1         | 1  | 1  | 1           |  |

Como la tabla de verdad es igual cuando N=0, también lo será el mapa de Karnaugh para N=0, y por eso tomamos la variable N como la variable que se saca fuera, quedando:



Para no complicar las figuras se han puesto primero los grupos (cubos) que son iguales para N=0 y N=1, y debajo se han puesto aquellos los necesarios para cubrir los unos que no están en el mapa de N=0 (los unos de la diagonal), todos estos grupos incluirán la variable N.

La suma de todos los grupos nos da la ecuación de la salida, que su esquema en puertas queda representado así:



Juntando ambos módulos, el circuito final queda:





# 16. Comparador BCD-XS3

### 16.1. Enunciado

Repetir el ejercicio anterior suponiendo que los números están codificados en BCD-XS3

### 16.2. Solución

Primero recordamos que 4 bits de un número BCD-XS3 representa una cifra decimal entre 0 y 9. Por tanto, de las 16 combinaciones posibles para cada uno de los números que entra en nuestro comparador (A y B) sólo serán posibles 10.

En la siguiente tabla se muestran los valores decimales que representan los números BCD-XS3



Viendo la tabla podemos deducir que:

- Hay 6 números que no son posibles
- Si los dos bits más significativos son  $00 \text{ (A}_3=0, A_2=0)$  los dos bits menos significativos serán  $11 \text{ (A}_1=1, A_0=1)$ , que se corresponde con el 0 en decimal.
- Si los dos bits más significativos son 11 ( $A_3=1$ ,  $A_2=1$ ) los dos bits menos significativos serán 00 ( $A_1=0$ ,  $A_0=0$ ), que se corresponde con el 9 en decimal.
- Por tanto en estos dos casos no hace falta saber los dos bits menos significativos (bit 1 y bit 0). Es decir, el segundo comparador no necesita la señal N.
- Si los dos bits más significativos son 01 (A<sub>3</sub>=0, A<sub>2</sub>=1), entonces recurriremos a los dos bits menos significativos para saber qué número es. En este caso sí que necesitamos saber cuanto valen. Y el segundo comparador necesita la señal N. Lo mismo ocurre cuando los dos bits más significativos son 10 (A<sub>3</sub>=1, A<sub>2</sub>=0)
- El primer comparador será igual que el del circuito anterior, y determinará quién es mayor cuando (A<sub>3</sub>=0, B<sub>3</sub>=0, A<sub>2</sub>=1, B<sub>2</sub>=1) ó cuando (A<sub>3</sub>=1, B<sub>3</sub>=1, A<sub>2</sub>=0, B<sub>2</sub>=0)

La tabla de verdad queda

| N | <b>=</b> 0 |    |    |    |   | N= | 1  |      |    |    |   |                                                                                                              |
|---|------------|----|----|----|---|----|----|------|----|----|---|--------------------------------------------------------------------------------------------------------------|
| N | А3         | A2 | вз | В2 | М | N  | Α. | 3 A2 | В3 | В2 | М |                                                                                                              |
| 0 | 0          | 0  | 0  | 0  | 0 | 1  | 0  | 0    | 0  | 0  | X | $\rightarrow$ imposible: Si (A <sub>3</sub> =0 y A <sub>2</sub> =0) => A <sub>1</sub> =1 y A <sub>0</sub> =  |
| 0 | 0          | 0  | 0  | 1  | 0 | 1  | 0  | 0    | 0  | 1  | 0 | $y \text{ Si } (B_3=0 \text{ y } B_2=0) \implies B_1=1 \text{ y } B_0=1$                                     |
| 0 | 0          | 0  | 1  | 0  | 0 | 1  | 0  | 0    | 1  | 0  | 0 | entonces                                                                                                     |
| 0 | 0          | 0  | 1  | 1  | 0 | 1  | 0  | 0    | 1  | 1  | 0 |                                                                                                              |
| 0 | 0          | 1  | 0  | 0  | 1 | 1  | 0  | 1    | 0  | 0  | 1 |                                                                                                              |
| 0 | 0          | 1  | 0  | 1  | 0 | 1  | 0  | 1    | 0  | 1  | 1 |                                                                                                              |
| 0 | 0          | 1  | 1  | 0  | 0 | 1  | 0  | 1    | 1  | 0  | 0 |                                                                                                              |
| 0 | 0          | 1  | 1  | 1  | 0 | 1  | 0  | 1    | 1  | 1  | 0 |                                                                                                              |
| 0 | 1          | 0  | 0  | 0  | 1 | 1  | 1  | 0    | 0  | 0  | 1 |                                                                                                              |
| 0 | 1          | 0  | 0  | 1  | 1 | 1  | 1  | 0    | 0  | 1  | 1 |                                                                                                              |
| 0 | 1          | 0  | 1  | 0  | 0 | 1  | 1  | 0    | 1  | 0  | 1 |                                                                                                              |
| 0 | 1          | 0  | 1  | 1  | 0 | 1  | 1  | 0    | 1  | 1  | 0 |                                                                                                              |
| 0 | 1          | 1  | 0  | 0  | 1 | 1  | 1  | 1    | 0  | 0  | 1 |                                                                                                              |
| 0 | 1          | 1  | 0  | 1  | 1 | 1  | 1  | 1    | 0  | 1  | 1 |                                                                                                              |
| 0 | 1          | 1  | 1  | 0  | 1 | 1  | 1  | 1    | 1  | 0  | 1 |                                                                                                              |
| 0 | 1          | 1  | 1  | 1  | 0 | 1  | 1  | 1    | 1  | 1  | X | $\rightarrow$ imposible: Si (A <sub>3</sub> =1 y A <sub>2</sub> =1) => A <sub>1</sub> =0 y A <sub>0</sub> =0 |
| _ |            |    |    |    |   | J  |    |      |    |    |   | y Si $(B_3=1 \text{ y } B_2=1) \Rightarrow B_1=0 \text{ y } B_0=0$                                           |
|   |            |    |    |    |   |    |    |      |    |    |   | entonces $N = 0$                                                                                             |

Esta tabla de verdad es igual a la del problema anterior salvo los dos casos señalados que no pueden darse. Estos dos casos nos permitirán simplificar los mapas de Karnaugh, que serán muy parecidos a los del problema anterior.

## Cubos que son iguales en N=0 y N=1



Así pues, hemos logrado quitar dos sumandos a la ecuación. El esquema en puertas queda representado:



Juntando ambos módulos, el circuito final queda:





## 17. Convertidor de binario a BCD

## 17.1. Enunciado

Realizar un circuito que a partir de un número binario puro de 4 bits obtenga el número BCD equivalente. El circuito **se debe realizar mediante bloques combinacionales** y no mediante mapas de Karnaugh o sólo puertas lógicas. El resultado será un número BCD que representa dos cifras decimales (8 bits en total).

Para realizar el circuito se pueden usar los siguientes bloques combinacionales: decodificadores, codificadores, comparadores, multiplexores, demultiplexores y sumadores de cualquier número de bits. Así como puertas lógicas. Cualquier otro bloque se deberá realizar en función de los anteriores o en puertas lógicas. Para cada bloque utilizado se debe especificar claramente qué bloque es, las señales de entrada y salida, y el ancho de bus.

## 17.2. Solución

Primero estudiamos la relación entre los dos sistemas de numeración, el binario y el BCD, para números binarios de 4 bits (rango de 0 a 15). Esta relación se muestra a continuación:

|         |         | BCD              |                                   |                                          |
|---------|---------|------------------|-----------------------------------|------------------------------------------|
| decimal | binario | decenas unidades |                                   |                                          |
| 0       | 0000    | 0000 0000        |                                   |                                          |
| 1       | 0001    | 0000 0001        |                                   |                                          |
| 2       | 0010    | 0000 0010        |                                   |                                          |
| 3       | 0011    | 0000 0011        |                                   |                                          |
| 4       | 0100    | 0000 0100        |                                   |                                          |
| 5       | 0101    | 0000 0101        |                                   |                                          |
| 6       | 0110    | 0000 0110        | Número binario menor o igual a 9: |                                          |
| 7       | 0111    | 0000 0111        | - unidades igual que en binario,  |                                          |
| 8       | 1000    | 0000 1000        | - decenas igual a 0000            |                                          |
| 9       | 1001    | 0000 1001        |                                   |                                          |
| 10      | 1010    | 0001 0000        | Número binario mayor que 9:       | Por ejemplo, si tenemos el número 14,    |
| 11      | 1011    | 0001 0001        | - unidades: número binario        | le restamos 10, y obtenemos las unidades |
| 12      | 1100    | 0001 0010        | menos 10                          | • •                                      |
| 13      | 1101    | 0001 0011        | - decenas igual a 0001            | 1110 14                                  |
| 14      | 1110    | 0001 0100 🔫      |                                   | $\frac{-1010}{0100}$ $\frac{-10}{4}$     |
| 15      | 1111    | 0001 0101        |                                   |                                          |
|         |         |                  |                                   |                                          |

Nos fijamos que hay dos grupos, los números menores o iguales a 9, y los mayores que 9.

Por lo tanto, si el número binario es menor o igual a nueve, dejamos la unidades igual que el número binario y las decenas a cero.

Y si el número binario es mayor a nueve, dejamos la unidades igual que el número binario y las decenas a cero.



Sólo nos quedaría especificar cómo se hace el restador de 4 bits:



Por último, como curiosidad, fíjate que como el sustraendo es un número fijo (1010<sub>2</sub>), el circuito se podría optimizar un poco, usando directamente un sumador habiendo hecho previamente el complemento a 2 de 1010<sub>2</sub>, que es 0110. Por tanto es como sumar 6 y despreciar el acarreo. Lo que es otra manera de hacerlo, ya que por ejemplo, 13+6=19 que en binario es 10011<sub>2</sub>. Tomando los 4 primeros bits nos da el 0011 que es el tres de las unidades del 13. El circuito quedará:





## 18. Café electrónico

## 18.1. Enunciado

Para disminuir la ingesta de cafeína durante el periodo de exámenes, un grupo de alumnos de 1º de Ingeniería de Telecomunicación de la URJC deciden realizar el "café electrónico".

Lo que quieren hacer es detectar si el alumno se queda dormido mientras estudia por la noche, en tal caso y según la hora que sea, hacer sonar una alarma para despertarle.

Para detectar si está dormido ponen un circuito detector de movimiento en su muñeca, de modo que si la muñeca está quieta durante más de 10 minutos, se activará la señal **Q10** (*Quieto 10 minutos*). Esto será una señal inequívoca de que se ha quedado dormido, ya que durante 10 minutos el alumno no ha movido la mano para escribir, ni para de pasar de página, ni para rascarse.

Sin embargo, la señal **Q10** no siempre se usará para despertar al alumno. Si estamos entre las 4am y las 6am, no le despertaremos para que descanse un poco.

Por otro lado, independientemente de la hora, si el usuario lleva media hora durmiendo, siempre se le despertará para que decida si quiere seguir estudiando o realmente quiere irse a dormir en la cama y no en la mesa. La señal que indica que lleva media hora quieto se llamará **Q30** (*Quieto 30 minutos*).

Resumiendo, las señales que entran a nuestro sistema son:

- Q10: vale '1' si el alumno lleva 10 minutos o más quieto, si no Q10='0';
- Q30: vale '1' si el alumno lleva 30 minutos o más quieto, si no Q30='0';
- M4: vale '1' si son más de las 4am, si no M4='0';
- **M6**: vale '1' si son más de las 6am, si no M6='0';

La señal de salida A (alarma) se activará a nivel alto.

#### Se pide

- a) Realizar la tabla de verdad de la señal que controla la alarma (A) a partir de las señales de entrada Q30, Q10, M4 y M6.
- b) Obtener la expresión reducida en suma de productos, y producto de sumas
- c) Dibujar el esquema en puertas de estas expresiones

### 18.2. Solución

a) Tabla de verdad

(Otro orden de las variables en la tabla de verdad es igualmente válido)

| Q30 | Q10 | М4 | М6 | A                                                                                          |
|-----|-----|----|----|--------------------------------------------------------------------------------------------|
| 0   | 0   | 0  | 0  |                                                                                            |
| 0   | 0   | 0  | 1  | X No pueden ser menos de las 4am y más de las 6am                                          |
| 0   | 0   | 1  | 0  | Está moviéndose: no está dormido: no hay alarma                                            |
| 0   | 0   | 1  | 1  |                                                                                            |
| 0   | 1   | 0  | 0  | 1 Se ha quedado dormido, son menos de las 4am: se le despierta                             |
| 0   | 1   | 0  | 1  | X No pueden ser menos de las 4am y más de las 6am                                          |
| 0   | 1   | 1  | 0  | 0 10 minutos quieto, pero son más de las 4am y menos de las 6am: se le deja dormir un poco |
| 0   | 1   | 1  | 1  | 1 Se ha quedado dormido, son más de las 6am: se le despierta                               |
| 1   | 0   | 0  | 0  | X                                                                                          |
| 1   | 0   | 0  | 1  | X No es posible, si lleva 30 minutos quieto,                                               |
| 1   | 0   | 1  | 0  | X también llevará 10 minutos quieto                                                        |
| 1   | 0   | 1  | 1  | $\mathbf{x} \mid \mathbf{y}$                                                               |
| 1   | 1   | 0  | 0  | 1                                                                                          |
| 1   | 1   | 0  | 1  | No pueden ser menos de las 4am y más de las 6am                                            |
| 1   | 1   | 1  | 0  | 1 Más de media hora quieto: se le despierta                                                |
| 1   | 1   | 1  | 1  | <u>1</u> J                                                                                 |

b) Expresión reducida en suma de productos y producto de sumas



## c) Esquema en puertas





## 19. Tuberías

## 19.1. Enunciado

Supongamos que hay un nudo de tuberías, 4 de entrada y 4 de salidas. La tubería A aporta de media 5 litros por minuto, la B 15 litros/minuto, la C 25 litros/minuto y la D 30 litros/minuto. Cuatro sensores, uno por tubería de entrada, nos indican por qué tubería está circulando el agua. Las tuberías de salida son SA, SB, SC y SD y pueden recoger 5, 10, 20 y 40 litros por minuto respectivamente. Cada tubería de salida está regulada por una válvula que únicamente tiene dos estados: cerrada (un cero lógico) o abierta (un uno lógico). Teniendo en cuenta que sólo puede circular agua en dos tuberías de entrada simultáneamente, activar las válvulas de las tuberías de salida necesarias para que salga tanto caudal de agua como entra.

- a) Representar la tabla de verdad de la función
- b) Obtener las funciones lógica simplificadas para las cuatro válvulas
- c) Implementar el circuito de control de la válvula de la tubería SB utilizando sólo puertas NAND.
- d) Implementar el circuito de control de la válvula de la tubería SC empleando decodificadores de 3 a 8.



## 19.2. Solución

a) Dibujamos la tabla de verdad sabiendo que no va a haber más de dos tuberías por las que entren agua (que son "1" en la tabla de verdad). En los casos que impliquen más de dos tuberías de entrada con agua pondremos una X en las salidas, ya que ese caso nunca se va a dar. Esto nos permitirá simplificar el mapa de Karnaugh. En la tabla se han incluido dos columnas que indican en número de litros/minuto que entran, para facilitarnos el cálculo de las válvulas que debemos de abrir de modo que salga el mismo caudal que entra

|   | ent | rada | as |    |        | salidas |    |    |    |       |  |  |
|---|-----|------|----|----|--------|---------|----|----|----|-------|--|--|
| ſ |     |      |    |    |        |         |    |    |    |       |  |  |
| ı | 5   | 10   | 25 | 30 |        | 5       | 10 | 20 | 40 |       |  |  |
| L | Α   | В    | С  | D  | entran | SA      | SB | sc | SD | salen |  |  |
| ı | 0   | 0    | 0  | 0  | 0      | 0       | 0  | 0  | 0  | 0     |  |  |
|   | 0   | 0    | 0  | 1  | 30     | 0       | 1  | 1  | 0  | 30    |  |  |
| ı | 0   | 0    | 1  | 0  | 25     | 1       | 0  | 1  | 0  | 25    |  |  |
|   | 0   | 0    | 1  | 1  | 55     | 1       | 1  | 0  | 1  | 55    |  |  |
| ı | 0   | 1    | 0  | 0  | 10     | 0       | 1  | 0  | 0  | 10    |  |  |
|   | 0   | 1    | 0  | 1  | 40     | 0       | 0  | 0  | 1  | 40    |  |  |
| ı | 0   | 1    | 1  | 0  | 35     | 1       | 1  | 1  | 0  | 35    |  |  |
| ı | 0   | 1    | 1  | 1  |        | х       | Х  | Х  | Х  |       |  |  |
| ı | 1   | 0    | 0  | 0  | 5      | 1       | 0  | 0  | 0  | 5     |  |  |
| ı | 1   | 0    | 0  | 1  | 35     | 1       | 1  | 1  | 0  | 35    |  |  |
| ı | 1   | 0    | 1  | 0  | 30     | 0       | 1  | 1  | 0  | 30    |  |  |
| ı | 1   | 0    | 1  | 1  |        | х       | Х  | Х  | Х  |       |  |  |
| ı | 1   | 1    | 0  | 0  | 15     | 1       | 1  | 0  | 0  | 15    |  |  |
| 1 | 1   | 1    | 0  | 1  |        | х       | Х  | Х  | Х  |       |  |  |
| 1 | 1   | 1    | 1  | 0  |        | х       | Х  | Х  | Х  |       |  |  |
| ı | 1   | 1    | 1  | 1  |        | x       | х  | х  | х  |       |  |  |
| 1 | _   | _    | _  | _  |        |         |    |    |    |       |  |  |

**b**) A continuación se muestran las funciones simplificadas en suma de productos. Se podía haber realizado también en producto de sumas.



c) A continuación se muestra la función lógica SB en puertas:



Sabiendo que una puerta OR se puede poner en función de una puerta NAND:



Y que un inversor se puede realizar uniendo las dos entradas de una NAND, sustituyendo el diseño quedará:



d) Nos piden realizar el diseño con decodificadores de 3 a 8. Como tenemos 4 entradas, en realidad necesitamos un decodificador de 4 a 16. El diseño con decodificadores se realiza los términos mínimos de la función lógica y uniéndolos con una puerta OR.:



Como tenemos decodificadores de 3 a 8, tenemos que realizar indicar cómo hacemos el decodificador de 4 a 16:





## 20. Báscula

## 20.1. Enunciado

Una báscula utiliza dos sensores. Estos sensores son idénticos y están midiendo la misma pieza, aunque su medida puede diferir.

Las dos medidas se entregan a un sistema digital codificadas cada una con 2 bits ( $A_1A_0$  para el sensor 1 y  $B_1B_0$  para el sensor 2).

Para visualizar la medida se dispone de dos *displays* de 7 segmentos. En uno de ellos se visualizará la diferencia entre los sensores y en el otro la menor de las medidas en el caso de que no coincidan las lecturas de los dos sensores.

Diseñar mediante bloques combinacionales estándares (multiplexores, decodificadores, sumadores, comparadores...) el esquema del circuito combinacional.



## 20.2. Solución





## 21. Nivel de depósitos de agua

## 21.1. Enunciado

Se tienen dos depósitos de agua de los que se quiere conocer en cada momento el nivel de agua del que esté más vacío, y la diferencia de nivel respecto al mayor (en valor absoluto).

Para conocer el nivel, cada depósito tiene 7 sensores distribuidos a lo alto del depósito. Cada sensor dará un '1' lógico si está cubierto de agua, y un '0' lógico si está al aire.

La salida se dará mediante dos displays de 7 segmentos, uno para indicar el nivel del más vacío, y otro para indicar la diferencia.

Como se tienen 7 sensores para conocer el nivel, el rango de valores va desde 0 a 7. Se supone que ningún sensor va a fallar, por lo tanto, si un sensor indica un '1' lógico, todos los sensores que estén debajo de él darán un '1' lógico (pues el agua los cubrirá también).



Se pide realizar el diagrama de bloques del circuito:

Para el diseño se podrá emplear cualquiera de los siguientes bloques sin necesidad de describirlos en puertas (no todos son necesarios): multiplexores, sumadores, codificadores, decodificadores, demultiplexores, comparadores y decodificadores de 7 segmentos. Todos ellos de uno o varios bits. Además se podrá emplear cualquier tipo de puertas lógicas. Cualquier otro bloque deberá ser descrito en función de los bloques citados o en puertas.

Es muy importante indicar todos los nombres de cada señal y su índice (o peso lógico).

Se valorará la reducción de componentes del circuito y la sencillez.

### 21.2. Solución

Para empezar, una buena opción será codificar las señales de entrada (las que provienen de los sensores). Ya que tenemos 7 señales, y como el rango va de 0 a 7, las podemos codificar en 3 bits. Necesitamos por tanto un codificador con prioridad de 8 a 3 para cada depósito.



Esto se puede hacer directamente, aunque si tienes dudas, lo puedes comprobar con la tabla de verdad.

| ΕI | 17    | 16     | 15  | Ι4    | 13    | 12     | I1    | I0   | S2 | S1 | S0 | Α | EO | Nivel |
|----|-------|--------|-----|-------|-------|--------|-------|------|----|----|----|---|----|-------|
| 0  | Х     | Х      | Х   | Х     | Х     | Х      | Х     | Х    | 0  | 0  | 0  | 0 | 0  | 0     |
| 1  | 0     | 0      | 0   | 0     | 0     | 0      | 0     | 1    | 0  | 0  | 0  | 1 | 0  | 0     |
| 1  | 0     | 0      | 0   | 0     | 0     | 0      | 1/    | 1    | 0  | 0  | 1  | 1 | 0  | 1     |
| 1  | 0     | 0      | 0   | 0     | 0     | 1      | 1     | 1    | 0  | 1  | 0  | 1 | 0  | 2     |
| 1  | 0     | 0      | 0   | 0     | 1     | 1      | 1     | 1    | 0  | 1  | 1  | 1 | 0  | 3     |
| 1  | 0     | 0      | 0   | 1/    | 1     | 1      | 1     | 1    | 1  | 0  | 0  | 1 | 0  | 4     |
| 1  | 0     | 0      | 1   | 1     | 1     | 1      | 1     | 1    | 1  | 0  | 1  | 1 | 0  | 5     |
| 1  | 0     | 1/     | 1   | 1     | 1     | 1      | 1     | 1    | 1  | 1  | 0  | 1 | 0  | 6     |
| 1  | 1_    | 1      | 1   | 1     | 1     | 1      | 1     | 1    | 1  | 1  | 0  | 1 | 0  | 7     |
| 1  | el re | sto de | com | binac | iones | son iı | nposi | bles | Х  | Х  | Х  | Х | Х  | Х     |

Estos '1' en realidad en el codificador pueden ser X, pero en nuestro caso no es posible.

De la tabla de verdad se puede comprobar que para el nivel 0, la entrada I0 vale '0'.

Debido a que cuando un sensor está en contacto con el agua todos los sensores que están debajo también lo están, se rellenan con '1' y no con X (se muestra en un triángulo).

El resto de combinaciones no son posibles.

Una vez codificadas las señales de los depósitos, el resto del circuito se puede hacer como sigue (similar al problema 20 de la báscula):





# 22. Depósitos de agua comunicados

## 22.1. Enunciado

Se tienen dos depósitos de agua comunicados por una tubería que tiene una electroválvula (ver figura). El nivel de agua de cada depósito se mide con 15 sensores distribuidos uniformemente a lo alto de cada depósito. Cada sensor dará un '1' lógico si está cubierto de agua, y un '0' lógico si está al aire. Como se tienen 15 sensores para conocer el nivel, el rango de valores va desde 0 a 15. Se supone que ningún sensor va a fallar, por lo tanto, si un sensor indica un '1' lógico, todos los sensores que estén debajo de él darán un '1' lógico (pues el agua los cubrirá también).

Se quiere realizar un circuito que accione la electroválvula cuando uno de los depósitos contenga el doble o más de agua que el otro, en este caso la salida **EV** será '1'. Mientras que **EV** será '0' cuando la diferencia del contenido de agua entre los depósitos sea menor del doble. Al accionar la válvula el depósito de mayor cantidad de agua se vaciará y el de menor cantidad de agua se llenará por ser un sistema de vasos comunicantes.

Para realizar el circuito se pueden usar los siguientes bloques combinacionales: decodificadores, codificadores, comparadores, multiplexores, demultiplexores y sumadores de cualquier número de bits. Así como puertas lógicas. Cualquier otro bloque se deberá realizar en función de los anteriores o en puertas lógicas. Para cada bloque utilizado se debe especificar claramente qué bloque es, las señales de entrada y salida, y el ancho de bus.



### 22.2. Solución

Lo primero es codificar las señales de los sensores de cada uno de los depósitos. Se hace de la misma manera que el problema 21, con la única diferencia que ahora se usa un codificador de 16 a 4, en vez de uno de 8 a 3.

Las salidas codificadas (A y B) se comparan y se obtiene la mayor (MAX) y la menor (MIN) (ver el problema 21).

La salida menor se multiplica por dos, obteniendo (MINX2), y se compara con la mayor (MAX).

Si la salida menor multiplicada por dos (MINX2) es mayor o igual que la mayor (MAX) accionaremos la electroválvula (EV=1), si no, la mantendremos cerrada (EV=0).

Sin embargo hay que considerar si ha habido desbordamiento. Si la multiplicación se desborda, significa que ese depósito tiene un nivel de 8 o mayor. Ya que 8x2=16, y 16 es mayor que 15 (el valor máximo posible). Por lo

tanto, si se desborda la multiplicación significa que el depósito de mayor cantidad de agua no podrá tener más del doble de agua que el otro (porque no puede tener más de 15).

Por eso se debe poner una puerta AND antes de la salida EV: Si es mayor del doble y no se ha desbordado.

Otra manera de hacerlo es mirar el bit más significativo del menor (MIN). Si MIN(3) = 1, significa que tiene un nivel de agua igual o mayor que 8, por lo tanto, el otro depósito no puede tener más del doble de agua.

En la figura se muestra el diseño. Todos los bloques se pueden usar tal cual menos el del multiplicador, ya que el enunciado no dice que lo tengamos.



El bloque multiplicador x2 se puede hacer de dos maneras:

1. Desplazando a la izquierda

#### 2. Sumando el número a sí mismo

Evidentemente, la primera forma es más sencilla y más barata, aunque los dos dan el mismo resultado.

A continuación se muestra el multiplicador hecho con el desplazador a la izquierda, y tres ejemplos de multiplicación. El último ejemplo, al multiplicar 9 (1001) se desborda y vemos también que el bit 3 es uno.



El multiplicador realizado con un sumador de cuatro bits se muestra a continuación:





## 23. ALU

## 23.1. Enunciado

Realizar una unidad aritmético lógica con dos operandos de 4 bits (OPA y OPB) y 4 operaciones. Las operaciones que se realizarán son: suma, resta, complemento a 2 (Ca2) y complemento a 1 (Ca1). Para

- seleccionar una operación se dispone de 4 pulsadores:

  BTN0: realiza la suma S=OPA+OPB
- BTN1: realiza la resta. S=OPA-OPB
- BTN2: devuelve el complemento a 2 de OPB
- BTN3: devuelve el complemento a 1 de OPB.

Siendo BTN0 la operación de mayor prioridad, y BTN3 la de menor (para el caso en que se pulsen más de un botón a la vez). Por ejemplo, si se pulsan a la vez BTN1 y BTN2 el circuito devolverá la resta y no el Ca2. Como salida se tendrá la señal RESUL de 4 bits.

### a) Realizar el diagrama de bloques del circuito:

Para el diseño se podrá emplear cualquiera de los siguientes bloques sin necesidad de describirlos en puertas (no todos son necesarios): multiplexores, sumadores, codificadores, decodificadores, demultiplexores y comparadores. Todos ellos de uno o varios bits. Además se podrá emplear cualquier tipo de puertas lógicas. Cualquier otro bloque deberá ser descrito en función de los bloques citados o en puertas.

b) Incluir la señal de desbordamiento, sabiendo que:

Para el caso de la suma se considera que los operandos están en binario puro.

Para la resta y el Ca2, los operandos de entrada están codificados en Ca2

Para el Ca1 el operando de entrada está codificado en Ca1.

Se valorará la reducción de componentes del circuito y la sencillez.

## 23.2. Solución

Hay muchas posibles soluciones para este diseño.

Inicialmente el circuito podría diseñarse de la siguiente manera.



Según el enunciado, no disponemos del restador y de los bloques que realizan el Ca2 y Ca1.

El restador se puede hacer con un sumador, haciendo el complemento a dos del minuendo. Y que como nunca tendremos que hacer una suma y resta a la vez, podemos realizar un bloque sumador/restador:



La señal DE corresponde al desbordamiento de la resta (hecha como suma) en complemento a dos, y se puede calcular de distintas maneras, una de ellas es (condición de desbordamiento en la suma en Ca2):



Por lo tanto podemos sustituir los bloques sumador y restador por el nuevo bloque.

Hacer el bloque que calcula el complemento a dos de B, va a ser sencillo, simplemente tenemos que invertir B y añadirle uno. Como necesitamos añadir uno, podemos utilizar el mismo bloque sumador. De hecho podemos hacer igual que si fuésemos a realizar una resta, pero haciendo que OPA sea igual a cero.



Y por último, podemos hacer el complemento a uno simplemente invirtiendo B. Para ello podemos usar un bloque a parte, o utilizar lo mismo que hemos usado, sólo que no añadimos el acarreo de entrada.



Evidentemente esta una forma ineficiente de hacer el complemento a uno si sólo necesitásemos realizar esta operación, pero al tener que realizar sumas y restas, nos quedará un diseño muy compacto.



#### b) Desbordamiento:

Y por último queda la señal de desbordamiento. En la suma se selecciona el acarreo de salida (CO), ya que están en binario puro; en la resta y Ca2 se selecciona DE, y en Ca1 cualquiera de ellas ya que siempre será cero (porque se le suma 0). Esta señal se quedaría así.





## 24. Contador 1

## 24.1. Enunciado

Mediante contadores síncronos de 4 bits como el mostrado en la figura,

- a) Diseñar un circuito que a partir de una señal de reloj CLK de frecuencia 160Hz proporcione una señal de 1Hz
- b) Realizar un segundero: A partir de la salida anterior obtener un circuito que periódicamente encienda y apague un LED durante un segundo. Esto es: 1 segundo encendido, el siguiente segundo apagado, el siguiente segundo encendido, ...
- c) Añadir al circuito anterior otro LED que esté encendido mientras el otro LED esté apagado, y que se apague mientras el otro esté encendido.



## 24.2. Solución

a) Tenemos un reloj que va a 160Hz, y queremos una salida a 1Hz. Para ello tenemos que dividir la frecuencia entre 160. Con contadores de 4 bits, podemos dividir primero entre 16 y obtener una señal de 10Hz y dividir ésta entre 10 y obtener la salida de 1Hz.



**b**) La señal que hemos obtenido es de periodo 1 segundo. Y en cada segundo sólo estará un ciclo de reloj de Clk a '1' y el resto estará a cero. Cada ciclo de reloj dura 6,25 ms (1s/160=0,00625s). Ya que 160 ciclos de 6,25ms hacen 1 segundo. Así que la señal de salida S1Hz tiene la siguiente forma de onda (la imagen no está a escala).



Ahora queremos que cada segundo se encienda o apague un LED. Como cada segundo tenemos un pulso de la señal S1Hz, podemos hacer que esta señal se encargue de dar la orden de encendido o apagado. Para mantener

(memorizar) la orden después de que se termine el pulso de S1Hz usaremos un biestable. Podemos usar el biestable T, que cambia de valor cada vez que recibe un pulso.



La forma de onda resultante que va al LED será:



c) Si queremos dos LED que se enciendan alternativamente, bastará con conectar el otro LED a la salida negada del biestable.





## 25. Contador 2

## 25.1. Enunciado

a) Necesitamos obtener una señal de 20 KHz a partir de una señal de reloj de 1 MHz. Para ello disponemos de dos contadores síncronos BCD 74HC160 como el de la figura. Dibujar el diagrama lógico necesario.



b) Se quiere implementar un reloj digital que muestre la hora (de 1 a 12) y los minutos (de 0 a 59) en el formato H H: M M.

Para ello se dispone de 4 contadores BCD 74HC160, 4 decodificadores BCD- 7 segmentos y 4 displays de 7 segmentos. Indique las conexiones necesarias de todos los componentes.

## 25.2. Solución

a)

La frecuencia tiene que disminuir desde 1MHz hasta 20kHz, lo que supone que necesitamos dividir la frecuencia entre 50. Como disponemos de contadores BCD, podemos dividir primero entre 10 y luego entre 5. Como es un contador BCD, cuenta de 0 a 9, y por tanto para el primer contador no hace falta calcular el fin de cuenta pues ya lo hacen las señales CEO y TC.

A continuación se muestra una posible solución, aunque hay muchas otras posibles



Por ejemplo, el primer contador realizar la cuenta de 0 a 9, que es todo el rango del contador (pues es BCD), por tanto no es necesario cargar ningún dato al llegar al fin de cuenta, él sólo irá de 9 a 0. Pero si fuese un contador hexadecimal (de 0 a 15) entonces sí que sería necesario. Así que podría quedar así:



b)

Podemos suponer que tenemos una señal de entrada de periodo 1 minuto, sin embargo, aprovechamos para explicar cómo se generaría a partir del reloj de 1MHz. Vamos a usar contadores BCD y por tanto no hace falta usar el final de cuenta ni la carga para todos aquellos que cuenten de 0 a 9 (ver apartado anterior, **si fuese contadores módulo 16 sí sería necesario**). Para el último contador, debido que cuenta de 0 a 5, sí que necesitamos generar un fin de cuenta cuando Q="0101", y CE='1', que realizará la carga (L) a cero.

Fíjate como van cambiando las frecuencias y los periodos a la salida de cada contador.



Ahora la salida que hemos generado, que nos indica cada minuto que pasa, será la entrada de nuestro reloj. Y generaremos un contador de 60 minutos:



Y ya tenemos una señal que nos da un pulso cada hora, y con ella generaremos el contador de 12 horas. Este contador de horas es especial, ya que la cuenta es 01, 02, ..., 08, 09, 10, 11, 12 y vuelta a 01. Tendremos un contador para las unidades y otro para las decenas de horas. Las decenas de horas sólo van a ser 0 ó 1. Ya que el formato es de 12 horas y no de 24 horas. El contador de unidades realizará una cuenta de 1 a 9 cuando las decenas valgan 0, y otra de 0 a 2 cuando las decenas valgan 1, al terminar esta última cuenta, las unidades volverán a 1 (después de las doce viene la una, no existe la hora cero en formato de 12 horas).

La secuencia de la cuenta será:



Así que tendremos el paso de 09 a 10 que es el paso normal de añadir una decena. Y por otro lado tenemos el paso del fin de cuenta, de 12 a 01, que tiene dos particularidades:

- Por usar contadores BCD para poder mostrar fácilmente la cuenta de horas por los displays, se nos complica la cuenta, y como 12 no es divisible entre 10, tenemos que comprobar el fin de cuenta no sólo con el valor de las decenas, sino también con el de las unidades.
- Por otro lado, para el contador de unidades, el inicio de cuenta, desde 12 a 01 es distinto que de 09 a 10. Si usamos un contador BCD, la cuenta de 09 a 10 se inicia sola por el propio contador y no tenemos que preocuparnos. Para el caso de 12 a 01 tenemos que cargar un 1

El contador nos quedaría:



Por último, a modo de ejercicio (pero no lo pedían en este problema), para este contador de horas, si no tuviésemos los bloques contadores 74HC160, sino que fuesen módulo 16, el esquema quedaría:





## 26. Contador 3

### 26.1. Enunciado

Realizar el circuito que obtiene las señales Q10 y Q30 del "café electrónico" descrito en el problema 18.

Para ello se dispone un reloj (CLK) de 12kHz y una señal de entrada (MOV), que indica si el alumno se ha movido. Cuando la señal de entrada MOV vale '1' indica que hay movimiento, cuando vale '0' indica que el alumno está quieto.

El funcionamiento de las señales de salida es el siguiente:

- La señal **Q10** se debe poner a '1' cuando hayan transcurrido 10 minutos durante los que la señal **MOV** se ha mantenido a '0'. Antes de que transcurran 10 minutos, **Q10** valdrá '0'.
- La señal **Q30** se debe poner a '1' cuando hayan transcurrido 30 minutos durante los que la señal **MOV** se ha mantenido a '0'. Antes de que transcurran 30 minutos, **Q30** valdrá '0'.

Para realizar el circuito se pueden usar todos los bloques combinacionales estudiados (comparadores, multiplexores, codificadores, sumadores,...) ,así como puertas lógicas y biestables. También se pueden utilizar contadores módulo 16 como el de la figura.

Para cada bloque utilizado se debe especificar claramente el tipo de bloque, las señales de entrada y salida, y el ancho de bus.



### 26.2. Solución

Tenemos que realizar un contador de minutos, cuando la cuenta sea mayor que 10 minutos, se activará la señal **Q10** (se podrá a uno) y cuando la cuenta sea mayor que 30 se activará **Q30**. (se podrá a uno).

La única diferencia con un contador normal es que cuando la señal MOV valga 1, empezaremos la cuenta desde cero. Para empezar la cuenta se puede usar el *load* (L) del contador y lo haríamos de manera síncrona cargando ceros en el dato, o bien lo podemos realizar de manera asíncrona utilizando el CLEAR de cada contador.

Como queremos contar minutos, lo primero que tenemos que hacer es obtener una señal periódica de un minuto. Para ello, pasamos primero los 12kHz a 1Hz, obteniendo una señal T1S de un segundo de periodo (dividiendo por 12000) y de esta señal, pasamos de una señal de un minuto (dividiendo por 60).

En cualquier momento que la señal MOV valga 1, el contador volverá al principio. En la figura de la izquierda se muestra cómo obtener la señal de periodo un segundo. En este caso el contador se inicializa asíncronamente cada vez que MOV=1, utilizando la señal CLEAR.

La otra opción es utilizar el LOAD, habría que hacer la OR de load que ya tenemos con la inicialización (esta opción se muestra en la figura de la derecha):



Sin embargo, siendo prácticos, en realidad da igual inicializar esta parte del contador, si no la inicializamos, vamos a perder como mucho un segundo, que es algo insignificante respecto a la cuenta de 10 minutos que llevamos. Estos contadores se podrían dejar sin inicializar cuando **MOV**='1'.

Los contadores que hemos realizado nos proporcionan una salida de un segundo de periodo (f=1Hz) Con esta señal (**T1s**) realizaremos la cuenta de 60 segundos para obtener una señal de un minuto de periodo (**T1m**). Este circuito se muestra en la siguiente figura. La inicialización debida al movimiento se ha hecho con el *Load* (**L**), también se podía haber hecho con el CLEAR. Si no se pusiese inicialización, podríamos perder hasta un minuto de diez, lo que ya quizás puede ser importante.



Ahora ya tenemos que hacer los contadores de 10 y 30 minutos. Como suele ocurrir en electrónica digital, hay muchas maneras de hacer este circuito.

Una solución podría ser realizar un contador de 99 minutos y poner comparadores, si la cuenta es mayor que 10 suena se pone a uno la señal **Q10**. Y si la cuenta es mayor que 30 se pone a uno la señal **Q30**. Se puede considerar raro que el alumno se quede dormido desde los 30 minutos hasta los 99 minutos sin que oiga la alarma. Y por tanto, al llegar a 99 el contador se inicializaría porque se supone que nunca va a darse este caso (más de una hora sonando la alarma). Como 10 y 30 son los primeros números de su decena, nos basta con comparar las decenas. Esto es, si las decenas de la cuenta de minutos son mayores que 0, significa que ya estamos por los 10 o más. Y si las decenas son mayores que 2, quiere decir que ya estamos por los 30 minutos o más.



Otra alternativa sería hacer un contador de 30 minutos y un contador de 10 minutos. Como las unidades de minuto van a ser las mismas para los dos, podemos realizar un contador de 3 decenas de minuto y otro de 1 decena de minuto. De hecho, este contador lo tenemos ya hecho, es la señal T10m.

Con el contador de 30 minutos obtendremos la señal T30m.

Así pues, queremos obtener una señal de periodo de 10 minutos y otra de periodo de 30 minutos. Éstas señales se muestran en la siguiente figura:



Y ¿cómo conseguimos que una vez que hemos llegado a los 10 ó los 30 minutos se mantenga la señal activa para que suene la alarma? Podemos usar un biestable, por ejemplo un J-K, poniendo la señal T10m ó T30m en la entrada J, hará que el biestable se mantenga a 1 hasta que K se ponga a '1'. ¿Cuándo queremos que el biestable se ponga a 0? cuando se mueve, por tanto, en la entrada K del biestable ponemos la señal MOV. ¿Qué pasaría si MOV y T10m se ponen a uno simultáneamente? el biestable cambiaría de valor, pero no es importante, porque T10m (y T30m) se ponen a uno sólo durante un ciclo de reloj, por tanto será inapreciable, y en el siguiente ciclo de reloj tendremos que J=0 y K=1, por tanto el biestable volverá a 0. Además de que sería mucha casualidad que el alumno se moviese en el preciso instante en que el contador llega a su fin.

El circuito quedaría como sigue:





## 27. Contador 4

#### 27.1. Enunciado

Empleando contadores síncronos BCD CI 74160 como el de la figura:



- a) Diseñar un contador síncrono módulo 50
- b) Diseñar, mediante bloques combinacionales estándar, un sistema que cuente hasta un cierto número variable entre 0 y 99 marcado por el usuario, y que presente la cuenta en 2 displays de 7 segmentos.

#### 27.2. Solución



b)

El usuario introduce el número en BCD, con dos cifras BCD (cada una con 4 bits), una para las unidades y otra para las decenas.

La cuenta irá desde 0 hasta el número marcado, utilizándose un contador para unidades y el otro para decenas.

Utilizaremos dos comparadores, y cuando los contadores coincidan (sean iguales) al número introducido por el usuario, en la siguiente cuenta los dos contadores pasarán a cero.





# 28. Piano electrónico

#### 28.1. Enunciado

Se tiene un reloj (CLK) de 30 MHz, y contadores hexadecimales como el de la figura, se pide:

- a) Realizar un circuito que a partir de la señal de reloj obtenga una señal (**F10KHZ**) de frecuencia 10 kHz. Esta señal estará un sólo ciclo de reloj a '1' y el resto a '0'.
- b) Realizar un circuito que cuente entre 1 y 100 pulsos de señal anterior (**F10KHZ**). La salida se llamará (**FOUT**). Esto es, si cuenta un pulso, la FOUT tendrá el mismo número de pulsos que F10KHZ. Mientras que si cuenta 100 pulsos, FOUT tendrá un pulso por cada 100 de F10KHZ.

La cuenta máxima vendrá fijada por un número BCD de dos cifras introducido por el usuario.



- c) ¿Cuáles serán las frecuencias y periodos mínimos y máximos que podrá tener la señal FOUT?
- d) A partir de lo anterior, realizar un sintetizador digital simple que genere cuatro notas musicales (DO, RE, MI y FA). De manera resumida, el sintetizador de sonido genera señales periódicas cuya frecuencia viene determinada por la nota musical correspondiente. Aproximadamente, las frecuencias que queremos generar son:

|            | DO     | RE     | MI     | FA     |
|------------|--------|--------|--------|--------|
| frecuencia | 263 Hz | 294 Hz | 333 Hz | 345 Hz |
| periodo    | 3,8 ms | 3,4 ms | 3,0 ms | 2,9 ms |

Para facilitar el cálculo, se recomienda utilizar los periodos (no las frecuencias). La selección de la nota se realizará mediante cuatro pulsadores. Si se pulsan dos pulsadores a la vez, la nota más aguda tendrá prioridad (FA es la de mayor prioridad, DO es la de menor prioridad)

Para realizar el circuito se pueden usar todos los bloques combinacionales estudiados, así como contadores, puertas lógicas y biestables. Para cada bloque utilizado se debe especificar claramente qué es, las señales de entrada y salida, y el ancho de bus.

#### 28.2. Solución

a) A partir de una señal de 30 MHz queremos obtener una de 10 kHz, por lo tanto, tenemos que contar 3000 ciclos de reloj, que cosas similares ya hemos hecho en los problemas de contadores anteriores.



- **b)** A partir de la señal F10kHz (T100us) queremos contar entre 1 y 100 ciclos de esta señal. Este problema es similar al de junio de 2007. La diferencia con aquel problema es que ahora tenemos contadores hexadecimales. Por lo tanto, ahora la inicialización de los contadores (**L:** Load) se hace cuando se cumplen dos condiciones:
- Cuando el contador está a 9 y le llega una nueva cuenta
- Cuando se llega a la cuenta indicada por el usuario.



- c) No hace falta haber hecho el aparatado anterior para saber la frecuencia y periodos máximos y mínimos de FOUT, ya que se puede deducir del enunciado:
- La frecuencia máxima y periodo mínimo corresponden con la de la propia señal F10KHZ. Cuando se realiza una sola cuenta. Por tanto:

$$f_{max} = 10 \text{kHz}$$
 ;  $T_{min} = 100 \, \mu \text{s}$ 

- La frecuencia mínima y periodo máximo corresponden a cuando se cuentan 100 pulsos. Por tanto la frecuencia se divide entre 100 y el periodo se multiplica por 100. Por tanto:

$$f_{min} = 100 \text{Hz}$$
 ;  $T_{max} = 10 \text{ ms}$ 

**d)** La señal inicial F10KHZ tiene f = 10kHz ;  $T = 100 \mu$ s

Para obtener una señal de una frecuencia mayor tengo que ver la relación de frecuencias o periodos entre ambas. Por ejemplo.

Si F10KHZ tiene f = 10kHz y quiero un DO de f = 263 Hz tengo que dividir 10kHz entre 263 Hz:

$$\frac{10000}{263} = 38$$

Esto también se puede hacer dividiendo los periodos, pero colocados al revés: dividir 3,8 ms entre  $100\mu s$ , esto es  $\frac{3800}{100} = 38$ 

En este caso, la división de los periodos resulta más fácil, y por eso se recomendaba en el enunciado.

Para las otras notas se realiza igual:

|          | DO | RE | MI | FA |
|----------|----|----|----|----|
| relación | 38 | 34 | 30 | 29 |

Por tanto, para realizar el circuito, bastará con contar el número indicado de cuentas según la nota.

Según el pulsador que esté presionado seleccionaremos una cuenta distinta. Como ya sabemos, para seleccionar se usan multiplexores, y como hay 4 pulsadores, y necesitamos 2 señales de selección, las tenemos que codificar.

Esto que queremos hacer se muestra esquemáticamente a continuación



Que unido al circuito anterior nos quedaría el circuito final:





## 29.1. Enunciado

Para el siguiente contador suponiendo que el estado inicial es **000** ( $Q_2=Q_1=Q_0=0$ )

Dibujar el cronograma durante los ciclos de reloj que sean necesarios para mostrar la secuencia completa. En el cronograma se deben incluir al menos las señales CLK, Q0, Q1 y Q2.

Indicar la secuencia de salida.

**Nota**: es muy importante indicar los pasos que indiquen cómo se ha obtenido la secuencia. Aunque la secuencia sea la correcta, no se contabilizarán los ejercicios que sólo dibujen las formas de onda sin explicar nada.



#### 29.2. Solución

Tenemos biestables J-K y una puerta AND.

Ponemos sus tablas de verdad para evitar confundirnos durante el ejercicio.

| J-K |   |    |      |
|-----|---|----|------|
| J   | K | Qt | Qt+1 |
| 0   | 0 | 0  | 0    |
| 0   | 0 | 1  | 1    |
| 0   | 1 | 0  | 0    |
| 0   | 1 | 1  | 0    |
| 1   | 0 | 0  | 1    |
| 1   | 0 | 1  | 1    |
| 1   | 1 | 0  | 1    |
| 1   | 1 | 1  | 0    |

| AN | AND |    |  |  |  |  |  |  |  |  |  |
|----|-----|----|--|--|--|--|--|--|--|--|--|
| Q1 | Q0  | Ј2 |  |  |  |  |  |  |  |  |  |
| 0  | 0   | 0  |  |  |  |  |  |  |  |  |  |
| 0  | 1   | 0  |  |  |  |  |  |  |  |  |  |
| 1  | 0   | 0  |  |  |  |  |  |  |  |  |  |
| 1  | 1   | 1  |  |  |  |  |  |  |  |  |  |

Las ecuaciones de las entradas de los biestables son:

| $J2 = Q1 \cdot Q0$ | J1 = Q0 | J0 = 1  |
|--------------------|---------|---------|
| K2 = Q1            | K1 = 1  | K0 = Q2 |

En el tiempo inicial (t=0), Q2=Q1=Q0=0

En estas condiciones, las entradas J-K de cada biestable son:

| t=0 (Q2=Q1=Q0=0)         |        |        |  |  |  |  |  |  |  |  |  |
|--------------------------|--------|--------|--|--|--|--|--|--|--|--|--|
| J2 = 0 $J1 = 0$ $J0 = 1$ |        |        |  |  |  |  |  |  |  |  |  |
| K2 = 0                   | K1 = 1 | K0 = 0 |  |  |  |  |  |  |  |  |  |

Así que podemos empezar a rellenar la tabla de transición de estados.

| tiempo     | Estado Actual |    |    | En | tradas | para el | siguie | nte est | ado |
|------------|---------------|----|----|----|--------|---------|--------|---------|-----|
| t          | Q2            | Q1 | Q0 | Ј2 | K2     | J1      | К1     | J0      | K0  |
| t=0<br>t=1 | 0             | 0  | 0  | 0  | 0      | 0       | 1      | 1       | 0   |
| t=1        |               |    |    |    |        |         |        |         |     |
|            |               |    |    |    |        |         |        |         |     |
|            |               |    |    |    |        |         |        |         |     |

Con estas condiciones, cuando llegue el siguiente flanco de reloj. Los estados de los biestables cambiaran a consecuencia de los valores de las entadas (J-K)

Así que en t=1, Q2 se mantendrá en el mismo valor (0) porque J2=0 y K2=0. Q1 se está poniendo a 0, por tanto, mantiene su valor (0). Mientras que Q0 se pone a uno, cambiando de 0 a 1 (esto lo puedes obtener de la tabla del J-K que hemos hecho al principio.

Entonces: en t=1  $\rightarrow$  Q2=0; Q1=0; Q0=1, y lo incluimos en la tabla:

| tiempo | Estado Actual |    |    | Er | ıtradas | para e | siguie | nte est |    |                              |
|--------|---------------|----|----|----|---------|--------|--------|---------|----|------------------------------|
| t      | Q2            | Q1 | Q0 | J2 | K2      | J1     | К1     | J0      | K0 |                              |
| t=0    | 0             | 0  | 0  | 0  | 0       | 0      | 1      | 1       | 0  | El siguiente estado será 001 |
| t=1    | 0             | 0  | 1  |    |         |        |        |         |    |                              |
|        |               |    |    |    |         |        |        |         |    |                              |
|        |               |    |    |    |         |        |        |         |    |                              |

Para calcular los valores de J y K operamos de la misma manera que antes. A partir de los estados de los biestables y las ecuaciones de las J y K, obtenemos los siguientes valores para t=1:

| t=1 (Q2 | =0; | Q1=0; Q0=1) |   |        |  |  |  |  |
|---------|-----|-------------|---|--------|--|--|--|--|
| J2 = 0  | J1  | =           | 1 | J0 = 1 |  |  |  |  |
| K2 = 0  | K1  | =           | 1 | K0 = 0 |  |  |  |  |

Los ponemos en la tabla:

| tiempo | Est   | Estado Actual Entradas para el siguiente estad |    |    |    |    |    | ado |    |
|--------|-------|------------------------------------------------|----|----|----|----|----|-----|----|
| t      | Q2    | Q1                                             | Q0 | Ј2 | K2 | J1 | К1 | J0  | K0 |
| t=0    | 0     | 0                                              | 0  | 0  | 0  | 0  | 1  | 1   | 0  |
| t=1    | 0 0 1 |                                                | 0  | 0  | 1  | 1  | 1  | 0   |    |
|        |       |                                                |    |    |    |    |    |     |    |
|        |       |                                                |    |    |    |    |    |     |    |
|        |       |                                                |    |    |    |    |    |     |    |

Igual que antes: Con estas condiciones, cuando llegue el siguiente flanco de reloj. Los estados de los biestables cambiaran a consecuencia de los valores de las entadas (J-K)

Así que en t=2, Q2 se mantendrá en el mismo valor (0) porque J2=0 y K2=0. Q1 cambiará de valor porque J1=1 y K1=1, por tanto se pone a 1. Mientras que Q0 se pone a uno, por lo que se mantiene en el mismo valor. Rellenamos la tabla:

| tiempo | Est | Estado Actual |    |    | tradas | para el | siguie |    |    |                                |
|--------|-----|---------------|----|----|--------|---------|--------|----|----|--------------------------------|
| t      | Q2  | Q1            | Q0 | Ј2 | K2     | J1      | к1     | J0 | K0 |                                |
| t=0    | 0   | 0             | 0  | 0  | 0      | 0       | 1      | 1  | 0  |                                |
| t=1    | 0   | 0             | 1  | 0  | 0      | 1       | 1      | 1  | 0  | → El siguiente estado será 011 |
| t=2    | 0   | 1             | 1  |    |        |         |        |    |    |                                |
|        |     |               |    |    |        |         |        |    |    |                                |

Y se continúa realizando el mismo proceso. La tabla queda:

|                                   | tiempo Estado Actual |    |    | Entradas para el siguiente estado |    |    |    |    |    |    |
|-----------------------------------|----------------------|----|----|-----------------------------------|----|----|----|----|----|----|
|                                   | t                    | Q2 | Q1 | Q0                                | J2 | K2 | J1 | К1 | J0 | K0 |
|                                   | t=0                  | 0  | 0  | 0                                 | 0  | 0  | 0  | 1  | 1  | 0  |
|                                   | t=1                  | 0  | 0  | 1                                 | 0  | 0  | 1  | 1  | 1  | 0  |
|                                   | t=2                  | 0  | 1  | 1                                 | 1  | 1  | 1  | 1  | 1  | 0  |
|                                   | t=3                  | 1  | 0  | 1                                 | 0  | 0  | 1  | 1  | 1  | 1  |
|                                   | t=4                  | 1  | 1  | 0                                 | 0  | 1  | 0  | 1  | 1  | 1  |
| Vuelve al estado de t=1. ←        | t=5                  | 0  | 0  | 1                                 | 0  | 0  | 1  | 1  | 1  | 0  |
| el estado de t=0 no se repite más | t=6                  | 0  | 1  | 1                                 | •• | •• |    |    |    |    |

Por tanto, la secuencia de salida es 000, 001, 011, 101. 110. 001, 011, ..., que si son números binarios la secuencia sería 0, 1, 3, 5, 6, 1, 3, 5, 6, 1, ... Como se puede apreciar, el 0 no vuelve a aparecer más.

El cronograma queda entonces:





#### 30.1. Enunciado

Indicar la secuencia del siguiente contador suponiendo que el estado inicial es  $Q_0=Q_1=Q_2=0$ .

Dibujar las formas de ondas para 9 ciclos de reloj

¿Con qué secuencia se corresponde?



## 30.2. Solución

Tenemos biestables T, si la entrada es '1' en el siguiente ciclo de reloj el estado del biestable será el estado complementario al actual. Si la entrada es '0' se mantendrá el mismo estado.

Para hallar la secuencia podemos ir yendo estado a estado:

Inicialmente partimos de "000" (Q2=0, Q1=0, Q0=0).

Con estos valores hallamos los valores que tendremos en las entradas T2, T1 y T0, y estas entradas harán cambiar el estado en el siguiente ciclo de reloj.



Haciendo esto para cada estado obtenemos la siguiente tabla:

| Estado Actual |       |          | Entr<br>sigu | adas p | ara el<br>stado |                                |
|---------------|-------|----------|--------------|--------|-----------------|--------------------------------|
| Q2            | Q1    | Q0       | Т2           | Т1     | т0              |                                |
| 0             | 0     | 0        | 0            | 0      | 1-              | → El siguiente estado será 001 |
| 0             | 0     | 1        | 0            | 1      | 0               |                                |
| 0             | 1     | 1        | 0            | 0      | 1               |                                |
| 0             | 1     | 0        | 1            | 0      | 0               |                                |
| 1             | 1     | 0        | 0            | 0      | 1               |                                |
| 1             | 1     | 1        | 0            | 1      | 0               |                                |
| 1             | 0     | 1        | 0            | 0      | 1               |                                |
| 1             | 0     | 0        | 1            | 0      | 0               |                                |
| 0             | 0     | 0        |              |        |                 |                                |
|               | Vuelt | a al est | ado in       | •      |                 |                                |

Dedicar un tiempo a analizar previamente el circuito puede ayudarnos a obtener la tabla, por ejemplo analizando la siguiente figura vemos que T0='0' cuando hay un número impar de unos en Q2,Q1 y Q0. Si hay un número par de unos T0='1'.

Además, cuando T0='1', entonces T1='0' y T2='0'.

Y de la misma manera, si T1='1' entonces T2='0'. Por lo tanto, en cada ciclo de reloj sólo va a haber una T que sea '1', y por tanto, sólo va a cambiar de estado un biestable.



A partir de la secuencia se pueden dibujar las formas de onda:



Secuencia de salida: 000-001-011-010-110-111-101-100

Esta secuencia coincide con el código Gray de 3 bits. Se puede apreciar más fácilmente desde la tabla. Y como hemos podido comprobar con el valor de las entradas T de los biestables, en cada ciclo de reloj sólo cambia un bit.



# 31.1. Enunciado

Para el siguiente contador suponiendo que el estado inicial es  $001 \ (Q_0=1 \ ; Q_1=Q_2=0)$ Dibujar las formas de ondas durante los ciclos de reloj que sean necesarios para mostrar la secuencia completa. Indicar la secuencia de salida.



# 31.2. Solución

Tenemos biestables J-K, y puertas AND y NOR.

Ponemos sus tablas de verdad para evitar confundirnos durante el ejercicio.

| J-K |   |   |      |
|-----|---|---|------|
| Qt  | J | K | Qt+1 |
| 0   | 0 | 0 | 0    |
| 0   | 0 | 1 | 0    |
| 0   | 1 | 0 | 1    |
| 0   | 1 | 1 | 1    |
| 1   | 0 | 0 | 1    |
| 1   | 0 | 1 | 0    |
| 1   | 1 | 0 | 1    |
| 1   | 1 | 1 | lol  |

| AN | AND |    |  |  |  |  |  |
|----|-----|----|--|--|--|--|--|
| Q1 | Q0  | J2 |  |  |  |  |  |
| 0  | 0   | 0  |  |  |  |  |  |
| 0  | 1   | 0  |  |  |  |  |  |
| 1  | 0   | 0  |  |  |  |  |  |
| 1  | 1   | 1  |  |  |  |  |  |

| NOR |       |   |  |  |  |  |  |
|-----|-------|---|--|--|--|--|--|
| Q2  | Q2 Q1 |   |  |  |  |  |  |
| 0   | 0     | 1 |  |  |  |  |  |
| 0   | 1     | 0 |  |  |  |  |  |
| 1   | 0     | 0 |  |  |  |  |  |
| 1   | 1     | 0 |  |  |  |  |  |

Partimos de Q0='1'; Q1=Q2='0'. Entonces las entradas para el siguiente ciclo de reloj serán.



Realizamos este mismo cálculo para cada estado nuevo que aparece y lo ponemos en una tabla.

|                          | Est | ado A | ctual | En | tradas | para el | siguie | nte est | ado |                              |
|--------------------------|-----|-------|-------|----|--------|---------|--------|---------|-----|------------------------------|
|                          | Q2  | Q1    | Q0    | Ј2 | K2     | J1      | К1     | J0      | K0  |                              |
|                          | 0   | 0     | 1     | 0  | 0      | 1       | 1      | 1       | 1   | El siguiente estado será 010 |
|                          | 0   | 1     | 0     | 0  | 1      | 1       | 0      | 1       | 0   |                              |
|                          | 0   | 1     | 1     | 1  | 1      | 1       | 1      | 1       | 0   |                              |
|                          | 1   | 0     | 1     | 0  | 0      | 1       | 1      | 1       | 0   |                              |
|                          | 1   | 1     | 1     | 1  | 1      | 1       | 1      | 1       | 0   |                              |
| Vuelta al estado inicial | 0   | 0     | 1     |    |        |         |        |         |     |                              |

La secuencia de salida es 001, 010, 011, 101, 111, que son los números primos del 1 al 7, (incluyendo el 1): 1,2,3,5,7

El cronograma es:





#### 32.1. Enunciado

Para el siguiente circuito secuencial suponiendo que el estado inicial es **000** ( $Q_0=Q_1=Q_2=0$ )

Dibujar el cronograma durante los ciclos de reloj que sean necesarios para mostrar la secuencia completa. En el cronograma se deben incluir al menos las señales CLK, Q0, Q1 y Q2.

Indicar la secuencia de salida.

**Nota**: es muy importante indicar los pasos que indiquen cómo se ha obtenido la secuencia. Aunque la secuencia sea la correcta, no se contabilizarán los ejercicios que sólo dibujen las formas de onda sin explicar nada.



#### 32.2. Solución

Tenemos biestables T y una puerta XOR.

Ponemos sus tablas de verdad para evitar confundirnos durante el ejercicio.

| T |    |      |
|---|----|------|
| Т | Qt | Qt+1 |
| 0 | 0  | 0    |
| 0 | 1  | 1    |
| 1 | 0  | 1    |
| 1 | 1  | 0    |

| XO | XOR   |   |  |  |  |  |  |  |
|----|-------|---|--|--|--|--|--|--|
| Q1 | Q1 Q0 |   |  |  |  |  |  |  |
| 0  | 0     | 0 |  |  |  |  |  |  |
| 0  | 1     | 1 |  |  |  |  |  |  |
| 1  | 0     | 1 |  |  |  |  |  |  |
| 1  | 1     | 0 |  |  |  |  |  |  |

Las ecuaciones de las entradas de los biestables son:

$$T2 = Q1 \oplus Q0 = \overline{Q1} \cdot Q0 + Q1 \cdot \overline{Q0}$$
  $T1 = Q0$   $T0 = \overline{Q2}$ 

En el tiempo inicial (t=0), Q2=Q1=Q0=0

En estas condiciones, la entrada T de cada biestable es

$$t=0 (Q2=Q1=Q0=0)$$
  
 $T2 = 0 | T1 = 0 | T0 = 1$ 

Así que sólo Q0 va a cambiar con el siguiente flanco de reloj, teniendo entonces para t=1:

Este proceso se realiza igual para los siguientes ciclos de reloj hasta que se obtenga un estado por el que se ha pasado, a partir de entonces la secuencia empieza a ser periódica (en el problema 29 el proceso está más detallado).

La tabla de transición de estado se muestra a continuación:

| tiempo                         | Esta | do Act | ual | Entradas para el siguiente estado |    |   |  |  |
|--------------------------------|------|--------|-----|-----------------------------------|----|---|--|--|
| t                              | Q2   | Q1     | Т2  | Т1                                | т0 |   |  |  |
| t=0                            | 0    | 0      | 0   | 0                                 | 0  | 1 |  |  |
| t=1                            | 0    | 0      | 1   | 1                                 | 1  | 1 |  |  |
| t=2                            | 1    | 1      | 0   | 1                                 | 0  | 0 |  |  |
| t=3                            | 0    | 1      | 0   | 1                                 | 0  | 1 |  |  |
| t=4                            | 1    | 1      | 1   | 0                                 | 1  | 0 |  |  |
| t=5                            | 1    | 0      | 1   | 1                                 | 1  | 0 |  |  |
| t=6                            | 0    | 1      | 1   | 0                                 | 1  | 1 |  |  |
| t=7                            | 0    | 0      | g   | 0                                 | 0  | 1 |  |  |
| Vuelta al estado inicial (t=0) |      |        |     |                                   |    |   |  |  |

Por tanto, la secuencia de salida es: 000, 001, 110, 010, 111, 101, 011, 000, .... que si se consideran números binarios es: 0, 1, 6, 2, 7, 5, 3, 0, .....

El cronograma se dibuja a continuación:



La secuencia se repite periódicamente